當(dāng)前位置:首頁(yè) > 電源 > 功率器件
[導(dǎo)讀]why care負(fù)載電容負(fù)載電容(load capacitance)常用的標(biāo)準(zhǔn)值有12.5 pF,16 pF,20 pF,30pF,負(fù)載電容與石英諧振器一起決定振蕩器的工作頻率,通過(guò)調(diào)整負(fù)載電容,一般可以將

why care負(fù)載電容

負(fù)載電容(load capacitance)常用的標(biāo)準(zhǔn)值有12.5 pF,16 pF,20 pF,30pF,負(fù)載電容與石英諧振器一起決定振蕩器的工作頻率,通過(guò)調(diào)整負(fù)載電容,一般可以將振蕩器的工作頻率調(diào)到標(biāo)稱值。

負(fù)載電容和諧振頻率之間的關(guān)系不是線性的,負(fù)載電容變小時(shí),頻率偏差量變大;負(fù)載電容提高時(shí),頻率偏差減小。下圖是一個(gè)晶體的負(fù)載電容和頻率的誤差的關(guān)系圖。

圖1、晶振誤差— 負(fù)載電容(22 pF 負(fù)載電容)

負(fù)載電容的定義

從石英晶體插腳兩端向振蕩電路方向看進(jìn)去的全部有效電容為該振蕩電路加給石英晶體的負(fù)載電容。石英晶體的負(fù)載電容的定義如下式:

圖1中標(biāo)示出了CG,CD,CS的的組成部分。

圖1、晶體振蕩電路的概要組成

CG指的是晶體振蕩電路輸入管腳到gnd的總電容(比如 USB PHY的USB_XI信號(hào)到地)。容值為以下三個(gè)部分的和。

● USB_XI管腳到gnd的寄生電容, Ci

● 晶體-震蕩電路XI的PCB走線到到gnd的寄生電容,CPCBXI

● 電路上另外增加的并聯(lián)到gnd“負(fù)載電容”, CL1

CD指的是晶體振蕩電路輸入管腳到gnd的總電容(比如 USB PHY的USB_XO信號(hào)到地)。容值為以下三個(gè)部分的和。

● USB_XO管腳到gnd的寄生電容, Co

● 晶體-震蕩電路XO的PCB走線到到gnd的寄生電容,CPCBXO

● 電路上另外增加的并聯(lián)到gnd“負(fù)載電容”, CL2

CS指的晶體兩個(gè)管腳之間的寄生電容(shunt capacitance),在晶體的規(guī)格書上可以找到具體值,一般0.2pF~8pF不等。如圖二是某32.768KHz的電氣參數(shù),其寄生電容典型值是0.85pF(在表格中采用的是Co)。

圖2、某晶體的電氣參數(shù)

Ci以及Co的取值,一般可以在芯片手冊(cè)上查詢到。比如圖三是某芯片的XI/XO的寄生電容值。

圖3、某芯片的輸入電容

CL1/CL2的計(jì)算過(guò)程

一般我們會(huì)說(shuō),計(jì)算晶體振蕩電路的負(fù)載電容,事實(shí)上是根據(jù)晶體規(guī)格書上標(biāo)稱的負(fù)載電容,計(jì)算出實(shí)際需要在晶體兩端安裝的電容CL1以及CL2的值。

假設(shè)我們需要計(jì)算的電路參數(shù)如下所述。芯片管腳的輸入電容如圖三CN56XX所示,Ci=4.8pF;所需要采用的晶體規(guī)格如圖二所示,負(fù)載電容CL=12.5pF,晶體的寄生電容CS=0.85pF。

我們可以得到下式:

為了保持晶體的負(fù)載平衡,在實(shí)際應(yīng)用中,一般要求CG=CD,所以進(jìn)一步可以得到下式:

根據(jù)CG的組成部分,可以得到:

CG=Ci+CPCBXI+CL1=23.3pF

晶體布線時(shí)都會(huì)要求晶體盡量靠近振蕩電路,所以CPCBXI一般比較小,取0.2pF;Ci=4.8pF。所以最終的計(jì)算結(jié)果如下:(CL2的計(jì)算過(guò)程類似)

CL1=CL2=18.3pF≈18pF

例外情況

現(xiàn)在有很多芯片內(nèi)部已經(jīng)增加了補(bǔ)償電容(internal capacitance),所以在設(shè)計(jì)的時(shí)候,只需要選按照芯片datasheet推薦的負(fù)載電容值的選擇晶體即可,不需要額外再加電容。但是因?yàn)閷?shí)際設(shè)計(jì)的寄生電路的不確定性,最好還是預(yù)留CL1/CL2的位置。

以上的計(jì)算都是基于CG=CD的前提,的確有一些意外情況,比如cypress的帶RTC的nvsram的時(shí)鐘晶體要求兩邊不對(duì)稱,但是幸運(yùn)的是,cypress給出了詳細(xì)的計(jì)算過(guò)程以及選型參考。

與非網(wǎng)原創(chuàng)文章,未經(jīng)許可,不得轉(zhuǎn)載!

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國(guó)汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來(lái)越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來(lái)越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開幕式在貴陽(yáng)舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語(yǔ)權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營(yíng)業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤(rùn)率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長(zhǎng) 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營(yíng)商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國(guó)電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長(zhǎng)三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱"軟通動(dòng)力")與長(zhǎng)三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉