摘要:針對(duì)通信系統(tǒng)中解調(diào)電路體積大、結(jié)構(gòu)復(fù)雜、抗干擾能力差等缺點(diǎn),通過深入研究數(shù)字解調(diào)原理,設(shè)計(jì)并實(shí)現(xiàn)了基于FPGA的QPSK全數(shù)字中頻解調(diào)器。該系統(tǒng)采用數(shù)字Costas環(huán)來完成載波同步電路設(shè)計(jì),同時(shí)采用基于Gardner算法的位同步環(huán)路完成符號(hào)抽樣判決處理,并利用Modelsim和Matlab等軟件對(duì)各個(gè)關(guān)鍵技術(shù)模塊進(jìn)行了仿真驗(yàn)證,最后通過在線調(diào)試得到測(cè)試結(jié)果。測(cè)試結(jié)果表明,該數(shù)字解調(diào)系統(tǒng)具有較高的數(shù)據(jù)傳輸速率、較低的誤碼率以及較大的載波同步及位同步捕獲帶寬。
CAN協(xié)議與其它現(xiàn)場(chǎng)總線協(xié)議的區(qū)別中有一個(gè)是:它使用同步數(shù)據(jù)傳輸而不是異步傳輸(面向字符)。這意味著傳輸性能得到更有效的發(fā)揮,但是另一方面,這需要更加復(fù)雜的位同步方法。 在面向字符的協(xié)議
CAN協(xié)議與其它現(xiàn)場(chǎng)總線協(xié)議的區(qū)別中有一個(gè)是:它使用同步數(shù)據(jù)傳輸而不是異步傳輸(面向字符)。這意味著傳輸性能得到更有效的發(fā)揮,但是另一方面,這需要更加復(fù)雜的位同步方法。
2.2 模塊詳細(xì)設(shè)計(jì)2.2.1 內(nèi)插濾波器設(shè)計(jì)內(nèi)插濾波器是完成算法的核心,它根據(jù)內(nèi)插參數(shù)實(shí)時(shí)計(jì)算最佳判決點(diǎn)的內(nèi)插值,即: 式中:mk 為內(nèi)插濾波器基點(diǎn)索引,決定輸入序列中哪些
本文提出了一種基于FPGA的通用位同步器設(shè)計(jì)方案。方案中的同步器是采用改進(jìn)后的Gardner算法結(jié)構(gòu),其中,內(nèi)插濾波器采用系數(shù)實(shí)時(shí)計(jì)算的Farrow結(jié)構(gòu),定時(shí)誤差檢測(cè)采用獨(dú)立于載波相位偏差的GA-TED算法,內(nèi)部控制器和環(huán)路濾波器的參數(shù)可由外部控制器設(shè)置,因而可以適應(yīng)較寬速率范圍內(nèi)的基帶碼元。
21ic訊 凌華科技發(fā)表新款USB 2.0接口動(dòng)態(tài)信號(hào)數(shù)據(jù)采集模塊─USB-2405。USB-2405為一款支持四通道24位同步采樣的動(dòng)態(tài)信號(hào)采集模塊,內(nèi)建2mA激勵(lì)電流源,采用BNC接頭,針對(duì)使用加速規(guī)或是麥克風(fēng)等整合式電子壓電(IEPE
21ic訊 日前,德州儀器 (TI) 宣布推出三款支持高效率及高功率密度的寬泛輸入電壓同步升壓控制器。LM5122Q 多相位升壓控制器可提供業(yè)界最寬的輸入輸出電壓范圍,而低靜態(tài)電流 TPS43060 與 TPS43061 升壓控制器則支持
據(jù)韓聯(lián)社報(bào)道,韓國(guó)KBS、MBC、YTN等主要廣播電視臺(tái)以及新韓銀行、農(nóng)協(xié)等部分商業(yè)銀行的計(jì)算機(jī)網(wǎng)絡(luò)20日下午全面癱瘓。目前造成這一問題的原因不明,不過遭遇網(wǎng)絡(luò)恐怖襲擊的可能性非常大。韓國(guó)警方已經(jīng)展開調(diào)查,警方網(wǎng)
頻譜接入也稱頻率接入、無線電信道接入等,是無線電接入技術(shù)的基礎(chǔ)。動(dòng)態(tài)頻譜接入是相對(duì)于靜態(tài)頻譜接入而言的。靜態(tài)頻譜接入是指通信系統(tǒng)只能在頻率管理部門預(yù)先分配的頻率或頻段上工作,這樣做的優(yōu)點(diǎn)是管理規(guī)范,
頻譜接入也稱頻率接入、無線電信道接入等,是無線電接入技術(shù)的基礎(chǔ)。動(dòng)態(tài)頻譜接入是相對(duì)于靜態(tài)頻譜接入而言的。靜態(tài)頻譜接入是指通信系統(tǒng)只能在頻率管理部門預(yù)先分配的頻率或頻段上工作,這樣做的優(yōu)點(diǎn)是管理規(guī)范,
一般的位同步電路大多采用標(biāo)準(zhǔn)邏輯器件按傳統(tǒng)數(shù)字系統(tǒng)設(shè)計(jì)方法構(gòu)成,具有功耗大,可靠性低的缺點(diǎn)。用FPGA設(shè)計(jì)電路具有很高的靈活性和可靠性,可以提高集成度和設(shè)計(jì)速度,增強(qiáng)系統(tǒng)的整體性能。本文給出了一種基于fpga的數(shù)字鎖相環(huán)位同步提取電路。