摘要:隨著科技的不斷進步,集成電路技術(shù)也取得了飛速發(fā)展,人們對電子設(shè)備也有了越來越高的要求。要在保證電子設(shè)備良好性能的同時,還要逐步向小型化方向發(fā)展,只有這樣才能滿足人們對電子設(shè)備的便捷需求。以往可穿戴式計算機主要是以COTS為設(shè)計基礎(chǔ),但此種方式會在計算機功耗、成本等方面產(chǎn)生一定程度的浪費?;谶@種情況,以動態(tài)可重構(gòu)技術(shù)為設(shè)計基礎(chǔ)的可穿戴式計算機應(yīng)運而生。文中針對動態(tài)可重構(gòu)技術(shù)對軟件平臺的設(shè)計與實現(xiàn)進行了分析,其目的在于提高可穿戴計算機的適應(yīng)能力以及應(yīng)用實效。
引言現(xiàn)場可編程門陣列(Field Programmable Gate Array,F(xiàn)PGA)是基于SRAM的一種硬件電路可重配置電子邏輯器件,可通過將硬件描述語言編譯生成的硬件配置比特流編程到FPGA中,而使其硬件邏輯發(fā)生改變。FPGA在電子設(shè)計中
隨著現(xiàn)代通信技術(shù)的迅速發(fā)展,信號的調(diào)制方式向多樣化發(fā)展,解淵技術(shù)也隨之不斷向前發(fā)展。為了對高速大帶寬的信號進行實時解調(diào),現(xiàn)在很多的解調(diào)關(guān)鍵算法都是在高速硬件上用可編程邏輯器件(FPGA)實觀,利用FPGA強大的
1新型網(wǎng)絡(luò)體系結(jié)構(gòu) 要實現(xiàn)智能化的光載無線網(wǎng)絡(luò),設(shè)計一個好的網(wǎng)絡(luò)體系結(jié)構(gòu)是首先需要考慮的問題。結(jié)合目前世界范圍內(nèi)主流網(wǎng)絡(luò)架構(gòu)的優(yōu)點并規(guī)避其不足,我們提出了如圖1所示的光纖無線電(RoF)網(wǎng)絡(luò)架構(gòu)?! ≡摷?/p>
摘要:針對調(diào)制樣式在不同環(huán)境下的變化,采用了FPGA部分動態(tài)可重構(gòu)的新方法,通過對不同調(diào)制樣式信號的解調(diào)模塊的動態(tài)加載,來實現(xiàn)了不同環(huán)境下針對不同調(diào)制樣式的解調(diào)這種方式比傳統(tǒng)的設(shè)計方式具有更高的靈活性、可
摘要 基于FPGA基本數(shù)據(jù)流的下載控制方式,利用遺傳算法,通過單片機控制數(shù)據(jù)流的方式對FPGA進行編程配置,實現(xiàn)自身重構(gòu),使系統(tǒng)具有自適應(yīng)、自組織和自修復(fù)的特性。 關(guān)鍵詞 FPGA;遺傳算法;動態(tài)重構(gòu);單片機
摘要 基于FPGA基本數(shù)據(jù)流的下載控制方式,利用遺傳算法,通過單片機控制數(shù)據(jù)流的方式對FPGA進行編程配置,實現(xiàn)自身重構(gòu),使系統(tǒng)具有自適應(yīng)、自組織和自修復(fù)的特性。 關(guān)鍵詞 FPGA;遺傳算法;動態(tài)重構(gòu);單片機
摘要:針對重構(gòu)文件的大小、動態(tài)容錯時隙的長短、實現(xiàn)的復(fù)雜性、模塊間通信方式、冗余資源的比例與布局等關(guān)鍵問題進行了分析。并對一些突出問題,提出了基于算法和資源多級分塊的解決方法,闡述了新方法的性能,及其
可重構(gòu)結(jié)構(gòu)是一種可以根據(jù)具體運算情況重組自身資源,實現(xiàn)硬件結(jié)構(gòu)自身優(yōu)化、自我生成的計算技術(shù)。動態(tài)可重構(gòu)技術(shù)可快速實現(xiàn)器件的邏輯重建,它的出現(xiàn)為處理大規(guī)模計算問題提供了一種兼具通用處理器靈活性和ASIC電路
比利時研究機構(gòu)IMEC宣布,已向東芝提供了低耗電動態(tài)可重構(gòu)(dynamic reconfigurable)處理器技術(shù)的授權(quán)。此次授權(quán)合同包括IMEC開發(fā)的動態(tài)可重構(gòu)處理器使用的架構(gòu)模板“ADRES(Architecture for Dynamically Reconfig