本文提出了一種基于FPGA+ARM的高速數(shù)據(jù)采集板的設(shè)計(jì)方案。該方案采用FPGA完成高速數(shù)據(jù)采集,通過ARM對(duì)FPGA進(jìn)行控制管理。利用DMA技術(shù)實(shí)現(xiàn)了FPGA與ARM之間的數(shù)據(jù)采集接口設(shè)計(jì)方案,并實(shí)現(xiàn)了Linux操作系統(tǒng)下FPGA設(shè)備的中斷處理程序的開發(fā)。并通過設(shè)計(jì)千兆以太網(wǎng)接口實(shí)現(xiàn)了圖像數(shù)據(jù)的實(shí)時(shí)遠(yuǎn)程傳輸。
概述在某些需要無人控制自動(dòng)監(jiān)視的場(chǎng)合,采用常規(guī)的圖像監(jiān)視系統(tǒng)具有一些不可避免的弊端,例如:設(shè)備體積于龐大、采購費(fèi)用高、需要足夠的電源供應(yīng)、無法重復(fù)錄制等等。尤其在不需要連續(xù)圖像采集的場(chǎng)合,常常無法采用
基于ARM7的圖像數(shù)據(jù)采集系統(tǒng)的研究與應(yīng)用
CCD圖像數(shù)據(jù)的采集與普通視頻信號(hào)的采集相比,其最大的特點(diǎn)是數(shù)據(jù)傳輸速率高,傳輸通道多。
以TI公司的TMG32OC64l6為核心處理器,提出一套嵌入式實(shí)時(shí)圖像采集系統(tǒng)的設(shè)計(jì)方案。對(duì)硬件設(shè)計(jì)、工作流程、軟件編程等關(guān)鍵問題進(jìn)行詳細(xì)的分析與討論。
以TI公司的TMG32OC64l6為核心處理器,提出一套嵌入式實(shí)時(shí)圖像采集系統(tǒng)的設(shè)計(jì)方案。對(duì)硬件設(shè)計(jì)、工作流程、軟件編程等關(guān)鍵問題進(jìn)行詳細(xì)的分析與討論。