隨著科技的創(chuàng)新發(fā)展,AI技術(shù)的落地應(yīng)用在優(yōu)化生活方式的同時(shí),也不斷刷新著我們對于世界的感知認(rèn)知;即便與看的得見,摸得著的智能機(jī)器人進(jìn)行交流對話時(shí),我們不會(huì)感到驚奇,當(dāng)你面對“黑客帝國”中的數(shù)字世
摘要 提出一種實(shí)時(shí)數(shù)字化光纖傳輸系統(tǒng),該系統(tǒng)分為發(fā)送端和接收端。發(fā)送端用A/D轉(zhuǎn)換器將輸入的模擬信號數(shù)字化,再用FPGA對數(shù)據(jù)進(jìn)行處理,并通過光纖傳輸。同時(shí),F(xiàn)PGA還控制A/D轉(zhuǎn)換器的工作。接收端用串行收發(fā)器TLK
摘要:針對探測器姿態(tài)變化造成的視頻圖像旋轉(zhuǎn),提出一種基于TMS320C6713B的實(shí)時(shí)數(shù)字視頻消旋系統(tǒng)。該系統(tǒng)利用TMS320C6713B計(jì)算圖像旋轉(zhuǎn)后各點(diǎn)的位置,再利用FPGA進(jìn)行地址映射,得到圖像旋轉(zhuǎn)后各點(diǎn)對應(yīng)的灰度值。實(shí)驗(yàn)
摘要:針對探測器姿態(tài)變化造成的視頻圖像旋轉(zhuǎn),提出一種基于TMS320C6713B的實(shí)時(shí)數(shù)字視頻消旋系統(tǒng)。該系統(tǒng)利用TMS320C6713B計(jì)算圖像旋轉(zhuǎn)后各點(diǎn)的位置,再利用FPGA進(jìn)行地址映射,得到圖像旋轉(zhuǎn)后各點(diǎn)對應(yīng)的灰度值。實(shí)驗(yàn)
為了實(shí)現(xiàn)實(shí)時(shí)便攜式數(shù)字圖像穩(wěn)定系統(tǒng)的現(xiàn)場應(yīng)用,設(shè)計(jì)一種基于DSP C6416的實(shí)時(shí)數(shù)字圖像穩(wěn)定系統(tǒng)。該系統(tǒng)由CPLD進(jìn)行處理邏輯和視頻同步控制,通過兩個(gè)雙端口RAM作為數(shù)據(jù)輸入和輸出的高速緩存,將DSP上的4個(gè)Bank信號中的8位和RAM的32位接口間進(jìn)行數(shù)據(jù)轉(zhuǎn)換,并使用EDMA技術(shù)進(jìn)行數(shù)據(jù)傳輸。系統(tǒng)工作時(shí),通過對片內(nèi)Cache中數(shù)據(jù)區(qū)和程序區(qū)的合理分配,QDMA將于預(yù)處理處理數(shù)據(jù)讀入片內(nèi),達(dá)到高速處理的目的。最后討論了使用內(nèi)聯(lián)函數(shù)和線性流水技術(shù),加快算法軟件的執(zhí)行速度,實(shí)現(xiàn)高速實(shí)時(shí)圖像穩(wěn)定處理。
為了實(shí)現(xiàn)實(shí)時(shí)便攜式數(shù)字圖像穩(wěn)定系統(tǒng)的現(xiàn)場應(yīng)用,設(shè)計(jì)一種基于DSP C6416的實(shí)時(shí)數(shù)字圖像穩(wěn)定系統(tǒng)。該系統(tǒng)由CPLD進(jìn)行處理邏輯和視頻同步控制,通過兩個(gè)雙端口RAM作為數(shù)據(jù)輸入和輸出的高速緩存,將DSP上的4個(gè)Bank信號中的8位和RAM的32位接口間進(jìn)行數(shù)據(jù)轉(zhuǎn)換,并使用EDMA技術(shù)進(jìn)行數(shù)據(jù)傳輸。系統(tǒng)工作時(shí),通過對片內(nèi)Cache中數(shù)據(jù)區(qū)和程序區(qū)的合理分配,QDMA將于預(yù)處理處理數(shù)據(jù)讀入片內(nèi),達(dá)到高速處理的目的。最后討論了使用內(nèi)聯(lián)函數(shù)和線性流水技術(shù),加快算法軟件的執(zhí)行速度,實(shí)現(xiàn)高速實(shí)時(shí)圖像穩(wěn)定處理。
在數(shù)字波束形成系統(tǒng)(DBF)中,高速數(shù)據(jù)傳輸和數(shù)字波束形成均需保證其實(shí)時(shí)性,因而它一直以來都是DBF系統(tǒng)的關(guān)鍵技術(shù)。在此詳細(xì)闡述采用低壓差分信號(LVDS)技術(shù)解決DBF、系統(tǒng)高速數(shù)據(jù)傳輸問題,LVDS與普通的并行數(shù)據(jù)總線相比,既能確保數(shù)據(jù)傳輸速率,又降低了總線的互連復(fù)雜度;同時(shí)選擇高性能FPGA芯片,既完成多通道高速數(shù)據(jù)的復(fù)加權(quán)求和運(yùn)算,又實(shí)現(xiàn)了全陣的實(shí)時(shí)數(shù)字波束形成運(yùn)算。
在數(shù)字波束形成系統(tǒng)(DBF)中,高速數(shù)據(jù)傳輸和數(shù)字波束形成均需保證其實(shí)時(shí)性,因而它一直以來都是DBF系統(tǒng)的關(guān)鍵技術(shù)。在此詳細(xì)闡述采用低壓差分信號(LVDS)技術(shù)解決DBF、系統(tǒng)高速數(shù)據(jù)傳輸問題,LVDS與普通的并行數(shù)據(jù)總線相比,既能確保數(shù)據(jù)傳輸速率,又降低了總線的互連復(fù)雜度;同時(shí)選擇高性能FPGA芯片,既完成多通道高速數(shù)據(jù)的復(fù)加權(quán)求和運(yùn)算,又實(shí)現(xiàn)了全陣的實(shí)時(shí)數(shù)字波束形成運(yùn)算。