JTIDS的信號為擴(kuò)頻信號,在TDMA中使用了兩種擴(kuò)頻方式:直序擴(kuò)頻和跳頻。
擴(kuò)頻是什么? 擴(kuò)頻是一種信息處理傳輸技術(shù)。擴(kuò)頻技術(shù)是利用同欲傳輸數(shù)據(jù)(信息)無關(guān)的碼對被傳輸信號擴(kuò)展頻譜,使之占有遠(yuǎn)遠(yuǎn)超過被傳送信息所必需的最小帶寬。 擴(kuò)頻技術(shù)原理
摘要:擴(kuò)頻通信技術(shù)中信號的捕獲是擴(kuò)頻體制的關(guān)鍵。從快速捕獲的角度出發(fā),對傳統(tǒng)捕獲方法和基于FFT的快速捕獲方法的原理進(jìn)行了對比,并對不同捕獲方法的計算量進(jìn)行了分析和比較。獲得基于FFT的循環(huán)相關(guān)捕獲方法其計
提出一種基于FPGA的跳擴(kuò)頻信號發(fā)送系統(tǒng)設(shè)計方案,系統(tǒng)硬件以FPGA為核心,將基帶處理和中頻調(diào)制完全集成在FPGA芯片內(nèi)部,采用新型的高速DDS(Direct Digital Syntlaesis)AD9951芯片和高速數(shù)模轉(zhuǎn)換器來輔助電路完成信號的產(chǎn)生和發(fā)送。介紹了系統(tǒng)軟件控制流程,以及系統(tǒng)設(shè)計中關(guān)鍵技術(shù)的研究與實現(xiàn)。系統(tǒng)軟件利用QuanusⅡ8.0開發(fā)平臺,使用VHDL語言設(shè)計實現(xiàn)。借助Matlab和Multisire 10.1高頻電路仿真軟件分析和優(yōu)化系統(tǒng)。系統(tǒng)采用數(shù)字化的相對相移鍵控(DQPSK)調(diào)制,整體發(fā)送數(shù)據(jù)速率4.8 kb/s,在108~155.975 MHz范圍內(nèi)實現(xiàn)寬間隔跳頻發(fā)送數(shù)據(jù)。
提出一種基于DDS和FPGA技術(shù)的高動態(tài)擴(kuò)頻仿真信號源的實現(xiàn)方案。采用了DDS技術(shù)的芯片AD9854和AD9850,能夠模擬多普勒頻移,實現(xiàn)高動態(tài)環(huán)境仿真。載波中心頻率變化范圍達(dá)到100kHz,變化率1.8kHz/s。