高速電路板設(shè)計(jì)

我要報(bào)錯(cuò)
  • 用串行RapidIO交換處理高速電路板設(shè)計(jì)的信號完整性問題

    信號完整性(SI)問題正成為數(shù)字硬件設(shè)計(jì)人員越來越關(guān)注的問題。由于無線基站、無線網(wǎng)絡(luò)控制器、有線網(wǎng)絡(luò)基礎(chǔ)架構(gòu)及軍用航空電子系統(tǒng)中數(shù)據(jù)速率帶寬增加,電路板的設(shè)計(jì)變得日益復(fù)雜。 目前,芯片間高速串行鏈接已經(jīng)獲得廣泛應(yīng)用,以提高整體吞吐性能。處理器、FPGA及數(shù)字信號處理器可相互傳輸大量數(shù)據(jù)。此外,該數(shù)據(jù)可能必須從電路板發(fā)出,通過背板傳輸至交換卡,而交換卡可將數(shù)據(jù)發(fā)送至機(jī)箱內(nèi)的其他卡或“系統(tǒng)”內(nèi)的其他地方。支持RapidIO的交換可實(shí)現(xiàn)這些不同組件之間的互連,并廣泛用于滿足這些應(yīng)用的實(shí)時(shí)帶寬需求。

  • 用串行RapidIO交換處理高速電路板設(shè)計(jì)的信號完整性問題

    信號完整性(SI)問題正成為數(shù)字硬件設(shè)計(jì)人員越來越關(guān)注的問題。由于無線基站、無線網(wǎng)絡(luò)控制器、有線網(wǎng)絡(luò)基礎(chǔ)架構(gòu)及軍用航空電子系統(tǒng)中數(shù)據(jù)速率帶寬增加,電路板的設(shè)計(jì)變得日益復(fù)雜。 目前,芯片間高速串行鏈接已經(jīng)獲得廣泛應(yīng)用,以提高整體吞吐性能。處理器、FPGA及數(shù)字信號處理器可相互傳輸大量數(shù)據(jù)。此外,該數(shù)據(jù)可能必須從電路板發(fā)出,通過背板傳輸至交換卡,而交換卡可將數(shù)據(jù)發(fā)送至機(jī)箱內(nèi)的其他卡或“系統(tǒng)”內(nèi)的其他地方。支持RapidIO的交換可實(shí)現(xiàn)這些不同組件之間的互連,并廣泛用于滿足這些應(yīng)用的實(shí)時(shí)帶寬需求。