提出了一種采用基于NiosII處理器的通用AD IP核來實(shí)現(xiàn)嵌入式數(shù)據(jù)采集系統(tǒng)的新方案。它能將市面上任意一款A(yù)D芯片制作成IP核并集成到NiosII系統(tǒng)中使用,且整個(gè)IP核的控制與運(yùn)算邏輯由一片F(xiàn)PGA芯片來完成。
基于NiosII處理器的通用AD IP核的設(shè)計(jì)與實(shí)現(xiàn)
基于NiosII處理器的通用AD IP核的設(shè)計(jì)與實(shí)現(xiàn)
NiosII嵌入式系統(tǒng)的一個(gè)重要問題就是軟件代碼量的大小,這關(guān)系到存放代碼的存儲(chǔ)器件容量大小,因此控制和減小程序代碼量是降低系統(tǒng)成本的重要方法,必須首先從處理器的啟動(dòng)順序開始研究。
NiosII處理器軟件代碼優(yōu)化方法