簡(jiǎn)要介紹了MOTOROLA公司的24位定點(diǎn)數(shù)字信號(hào)處理器DSP56362的并行引導(dǎo)過程和特點(diǎn)。
文中討論了TiserSHARC DSP在信號(hào)處理系統(tǒng)中的幾個(gè)應(yīng)用問題。
主要介紹卷積編碼器Vertibi譯碼器的基本原理。
在采用CCD對(duì)非透明薄板厚度的測(cè)量系統(tǒng)設(shè)計(jì)中,采用高速A/D和DSP等器件進(jìn)行電路設(shè)計(jì)可以確定CCD的像點(diǎn)位置。
介紹了一種甚低頻低碼率數(shù)字通信系統(tǒng)的實(shí)現(xiàn)方案。
ADSP Tiger SHARC系列中的TS101S是AD公司最新推出的高性能定/浮點(diǎn)數(shù)字信號(hào)處理器。
隨著數(shù)字編解碼及壓縮技術(shù)的發(fā)展,語音文件也朝著高壓縮比、高保真的方向發(fā)展,從MP1、MP2到目前的MP3格式。
介紹一種TLC320AD545編解碼器與TMS320C54x DSP的McBSP接口設(shè)計(jì)方法。
在DSP構(gòu)成的裝置或儀器中,經(jīng)常需要保存或修改一些重要的參數(shù)。
糾錯(cuò)編碼被廣泛應(yīng)用在各種數(shù)字通訊、數(shù)字廣播和數(shù)據(jù)存儲(chǔ)系統(tǒng)中。
以在數(shù)字通信系統(tǒng)中應(yīng)用廣泛的Viterbi算法為例,簡(jiǎn)述Viterbi算法的基本原理和目標(biāo)處理器(TMS320C6211)的處理能力;介紹C6000軟件編程及優(yōu)化的步驟,并提出一些具體的優(yōu)化策略和技巧。
一種基于DSP的CCD采集與處理系統(tǒng)。
介紹以TMS320F240為核心,設(shè)計(jì)IDE接口仿零點(diǎn)器的硬件和軟件設(shè)計(jì)方法。突出特點(diǎn)是硬件設(shè)計(jì)簡(jiǎn)練實(shí)用,監(jiān)控軟件精巧靈活。
TMS320F240是TI公司定點(diǎn)DSP芯片F(xiàn)24x系列中具有代表性的一種。
介紹了鏈?zhǔn)紻MA的操作方法,給出了一些實(shí)際應(yīng)用中的例子。