當(dāng)前位置:首頁 > 模擬 > 模擬
[導(dǎo)讀]基于0.35μm工藝,考慮低壓和低功耗,設(shè)計了一個工作頻率為4.2GHz的VCO,并在該電路中分別采用積累型MOS電容和反型MOS電容進行調(diào)諧。

引言

    隨著移動通信技術(shù)的發(fā)展,射頻(RF)電路的研究引起了廣泛的重視。采用標(biāo)準(zhǔn)CMOS工藝實現(xiàn)壓控振蕩器(VCO),是實現(xiàn)RF CMOS集成收發(fā)機的關(guān)鍵。過去的VCO電路大多采用反向偏壓的變?nèi)荻O管作為壓控器件,然而在用實際工藝實現(xiàn)電路時,會發(fā)現(xiàn)變?nèi)荻O管的品質(zhì)因數(shù)通常都很小,這將影響到電路的性能。于是,人們便嘗試采用其它可以用CMOS工藝實現(xiàn)的器件來代替一般的變?nèi)荻O管,MOS變?nèi)莨鼙銘?yīng)運而生了。

MOS變?nèi)莨?/STRONG>

    將MOS晶體管的漏,源和襯底短接便可成為一個簡單的MOS電容,其電容值隨柵極與襯底之間的電壓VBG變化而變化。在PMOS電容中,反型載流子溝道在VBG大于閾值電壓絕對值時建立,當(dāng)VBG遠遠大于閾值電壓絕對值時,PMOS電容工作在強反型區(qū)域。另一方面,在柵電壓VG大于襯底電壓VB時,PMOS電容工作在積累區(qū),此時柵氧化層與半導(dǎo)體之間的界面電壓為正且能使電子可以自由移動。這樣,在反型區(qū)和積累區(qū)的PMOS電容值Cmos等于Cox(氧化層電容)。

    在強反型區(qū)和積累區(qū)之間還有三個工作區(qū)域:中反型區(qū),弱反型區(qū)和耗盡區(qū)。這些工作區(qū)域中只有很少的移動載流子,使得Cmos電容值減小(比Cox?。藭r的Cmos可以看成Cox和Cb與Ci的并聯(lián)電容串聯(lián)構(gòu)成。Cb表示耗盡區(qū)域電容的閉環(huán),而Ci與柵氧化層界面的空穴數(shù)量變化量相關(guān)。如果Cb(Ci)占主導(dǎo)地位,PMOS器件工作在耗盡(中反型)區(qū);如果兩個電容都不占主導(dǎo)地位,PMOS器件工作在弱反型區(qū)。Cmos電容值隨VBG變化的曲線如圖1所示。

                                                 b=d=s的pmos電容的調(diào)制特性曲線
       圖1 B=D=S的PMOS電容的調(diào)制特性曲線

    工作在強反型區(qū)的PMOS的溝道寄生電阻值可以由下式得出:

            (1)

    式中,W,L和kp分別是PMOS晶體管的寬度,長度和增益因子。值得注意的是,隨著VBG接近閾值電壓的絕對值,Rmos逐步增加,在VBG等于閾值電壓絕對值時Rmos為無限大。這個公式基于了最簡單的PMOS模型,事實上,隨著空穴濃度的穩(wěn)步減少,Rmos在整個中反型區(qū)會保持有限值。

反型與積累型MOS變?nèi)莨?/STRONG>

    通過上面的分析,我們知道普通MOS變?nèi)莨苷{(diào)諧特性是非單調(diào)的,目前有兩種方法可以獲得單調(diào)的調(diào)諧特性。

    一種方法是確保晶體管在VG變化范圍大的情況下不進入積累區(qū),這可通過將襯底與柵源結(jié)斷開而與電路中的最高直流電壓短接來完成(例如,電源電壓Vdd)。

    圖2是兩個相同尺寸MOS電容的Cmos-VSG特性曲線的相互對比。

                     反型mos電容的調(diào)制特性曲線
                               圖2 反型MOS電容的調(diào)制特性曲線

    很明顯反型MOS電容的調(diào)諧范圍要比普通MOS電容寬,前者只工作在強,中和弱反型區(qū),而從不進入積累區(qū)。

    更好的方法是應(yīng)用只工作在耗盡區(qū)和積累區(qū)的MOS器件,這樣會帶來更大的調(diào)諧范圍并且有更低的寄生電阻,即意味著更高的品質(zhì)因數(shù),原因是其耗盡區(qū)和積累區(qū)的電子是多子載流子,比空穴的遷移率高約三倍多。要得到一個積累型MOS電容,必須確保強反型區(qū),中反型區(qū)和弱反型區(qū)被禁止,這就需要抑制任何空穴注入MOS的溝道。方法是將MOS器件中的漏源結(jié)的p+摻雜去掉,同時在原來漏源結(jié)的位置做n+摻雜的襯底接觸,如圖3所示。

           積累型mos電容剖面示意圖
                           

 
                                   圖3 積累型MOS電容剖面示意圖

    這樣就將n阱的寄生電阻減少到最小。積累型MOS電容和普通MOS電容的調(diào)諧曲線如圖4所示。

                積累型mos電容的調(diào)制特性曲線
                       圖4 積累型MOS電容的調(diào)制特性曲線

    可以看到積累型MOS電容良好的單調(diào)性。值得注意的是在設(shè)計積累型MOS電容的過程中沒有引入任何附加工藝流程。

設(shè)計與仿真結(jié)果

             vco的電路結(jié)構(gòu)圖
                        圖5 VCO的電路結(jié)構(gòu)圖

    筆者所采用的VCO電路結(jié)構(gòu)如圖5所示。這是標(biāo)準(zhǔn)的對稱CMOS結(jié)構(gòu),兩個變?nèi)莨軐ΨQ連接,減小了兩端振蕩時電位變化對變?nèi)莨茈娙葜档挠绊?,提高了頻譜純度。為了保證匹配良好,電感要采用相同的雙電感對稱連接。此外,由于LC振蕩回路由兩個尺寸非常大的片內(nèi)集成電感和兩個同樣有較大尺寸的積累型MOS變?nèi)莨芙M成,較高的損耗使得品質(zhì)因數(shù)不高,這就需要較大的負跨導(dǎo)來維持振蕩持續(xù)進行;并且等效負跨導(dǎo)的絕對值必須比維持等幅振蕩時所需要的跨導(dǎo)值大才能保證起振,所以兩對耦合晶體管需要設(shè)置較大的寬長比,但大的寬長比同時帶來較大的寄生效應(yīng),造成相位噪聲和調(diào)諧范圍受到影響,最終在底端用兩個NMOS晶體管形成負電阻以補償VCO的損耗。根據(jù)小信號模型分析,忽略各種寄生及高階效應(yīng),可以估算得到等效負電阻RG的絕對值大小為(設(shè)兩個有源器件跨導(dǎo)分別為gM1,gM2):

     (2) 

    頂端的PMOS晶體管提供偏置電流,這種結(jié)構(gòu)所需的電源電壓很低。

    整個設(shè)計基于TSMC的0.35μm鍺硅射頻工藝模型PDK,共有三層金屬。其中,電感為平面螺旋八邊形,由頂層金屬繞制而成。選取電感值為0.6nH,那么在振蕩頻率選定的情況下可以確定總的電容大小。構(gòu)成LC振蕩回路里的電容成份有電感的寄生電容(很?。?,NMOS晶體管的漏-襯底電容,柵-漏電容,柵-源電容和最重要的積累型MOS電容。在保證起振的情況下,為了獲得更大的調(diào)諧范圍,最后一項所占比例必須盡可能大。

           vco的調(diào)諧曲線
                        圖6 VCO的調(diào)諧曲線

    最后采用的電源電壓為1.5V,功耗約為10mW。用Cadence平臺下的SpectreRF進行仿真,得到的調(diào)諧曲線如圖6所示??刂齐妷涸?~2V變化時,振蕩頻率在3.59~4.77GHz間變化,中心頻率為4.18GHz,調(diào)諧范圍約為28%。中心頻率處的相位噪聲曲線如圖7所示,此時的控制電壓為0.75V,對應(yīng)偏移量600kHz的相位噪聲為-128dB/Hz。

             vco的相位噪聲曲線
                       圖7 VCO的相位噪聲曲線

    當(dāng)控制電壓由0.75V變到2V時,振蕩頻率變?yōu)?.77GHz,相位噪聲變?yōu)?nbsp; -135dB/Hz,降低了7dB。這是由兩個方面的原因引起的,首先是由于LC振蕩回路總的電容減小,振蕩頻率增加,這就減小了要維持振蕩所需的負跨導(dǎo),但因為兩個NMOS晶體管提供的負跨導(dǎo)幾乎不變,所以就使得穩(wěn)定振蕩幅度增加,相位噪聲減小。另外一方面是源于此過程中積累型MOS電容的溝道寄生電阻會隨著電壓升高而變小,從而降低了損耗,降低了相位噪聲。

    與采用反型MOS變?nèi)莨茉O(shè)計的VCO比較,由于電子具有較高的遷移率,使得積累型MOS電容的溝道寄生電阻比反型MOS電容要低,即意味著積累型MOS電容具有較高的品質(zhì)因數(shù),導(dǎo)致了VCO整體性能有所提高,特別是相位噪聲有所減少。比較結(jié)果如表1所示??紤]到工藝和功耗等因素,采用積累型MOS電容有更大的優(yōu)勢。

表1  兩種MOS電容VCO的性能比較
兩種mos電容vco的性能比較

結(jié)論

    基于0.35μm工藝,考慮低壓和低功耗,設(shè)計了一個工作頻率為4.2GHz的VCO,并在該電路中分別采用積累型MOS電容和反型MOS電容進行調(diào)諧。仿真結(jié)果表明,兩種VCO調(diào)諧范圍與中心頻率幾乎相同,在功耗約為10mW的情況下,積累型MOS調(diào)諧的VCO表現(xiàn)出更好的相位噪聲性能。

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫毥谦F公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術(shù)解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關(guān)鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險,如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應(yīng)對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競爭力 堅持高質(zhì)量發(fā)展策略,塑強核心競爭優(yōu)勢...

關(guān)鍵字: 通信 BSP 電信運營商 數(shù)字經(jīng)濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術(shù)學(xué)會聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(shù)(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉