當前位置:首頁 > 模擬 > 模擬

1概述

AD5532是美國ADI公司推出的一款32通道、14位串行輸入、電壓輸出型單片集成數(shù)模轉換器。它還內置一個額外的A/D轉換器,能將外部電壓采樣數(shù)據(jù)傳遞至相應D/A單元,可以實現(xiàn)精度高達±0.018%的無限采樣保持功能。AD5532具有串行輸人、多通道模擬輸出等特性,適用于對性能、功耗要求高,模擬通道需求多的測控系統(tǒng)。

2 內部結構及引腳功能

圖1所示為AD5532的內部結構框圖,AD5532片內集成1個A/D轉換單元(專為ISHA模式設置)和32個D/A轉換單元,每個D/A轉換單元均配有一個輸出緩沖器。此外,片上還有串行、并行邏輯電路易于外部控制器相連。在D/A轉換模式下,需要通過串行輸入方式將14 bit的數(shù)據(jù)傳送到32個D/A轉換寄存器中的某一個,隨后,該數(shù)據(jù)將轉換為模擬輸出VOUT0~VOUT31(帶有增益和偏移)。

AD5532的引腳功能描述如下:

AVCC:模擬供電電壓,范圍為4.75 V~5.25 V,只向D/A轉換器內核供電;
VDD:正電源端,范圍為8 V~16.5 V;
VSS:負電源端,電壓范圍-4.75 V~-16.5 V;
DGND:數(shù)字地,數(shù)字電路的參考點;
DVCC:數(shù)字電源端數(shù)字信號供電電壓,范圍為2.7 V~5.25 V;
DAC_GND:所有D/A轉換模塊的參考地;
REF_IN:VOUT0~VOUT31的參考輸入電壓;
REF_OUT:內部參考輸出電壓,提供3 V電壓;
VOUT:32個通道的輸出;
VIN:無限采樣/保持模擬輸入電壓,在D/A轉換模式時,該引腳接地;
A4~A0:并行模式下端口地址,5個地址引腳選定32個通道。A4是通道地址的MSB,A0是通道地址的LSB。每個引腳均有內部上拉電阻,因此,這些引腳懸空時,默認為邏輯高電平
CAL:并行模式下控制32個D/A轉換單元同步向VIN采樣,接內部下拉電阻,因此,該引腳懸空時,默認為邏輯低電平;
nCS/nSYNC:低電平時,在并行模式下,片選使能;在串行模式下為幀同步;
nWR:在并行模式下有效,寫信號,低電平有效,配合nCS/nSYNC引腳可通過并口確定地址,內部下拉電阻,懸空時默認為邏輯低電平;
OFFSET_SEL:并行模式下有效,偏移選擇,高電平有效,用于選擇偏移通道,內部下拉電阻,懸空時默認為邏輯低電平;
SCLK:串行模式下的串行時鐘輸入,工作頻率為14 MHz,20 MHz時工作在ISHA模式。
DIN:串行模式下的串行數(shù)字輸入,在SCLK下降沿數(shù)據(jù)有效,內部上拉電阻,懸空時默認為邏輯高;
DOUT:串行模式下的串行數(shù)字輸出,在SCLK上升沿數(shù)據(jù)輸出;
SER/nPAR:允許用戶選擇串行接口或并行接口模式,當拉為低電平時,選擇并行接口模式,當拉為高電平時,選擇串行接口模式。內部下拉電阻懸空時默認為邏輯低;
OFFS_IN:偏移輸入,改變其輸入電壓調節(jié)VOUT的輸出范圍;
OFFS_OUT:偏移輸出,連接至OFFS_IN可調節(jié)VOUT的輸出范圍;
BUSY:使能采樣輸入電壓,該引腳下降時,采樣輸入信號,上升時,采樣完成;
nTRACK/nRESET:該引腳保持高電平時,一旦通道被選中,采樣VIN;該引腳保持低電平時,直接切換至GAIN/OFFSET環(huán)節(jié)輸入至VIN,選定通道在nTRACK的上升沿采樣VIN。該引腳也可用于將器件復位至上電復位階段。內部上拉電阻,懸空時默認為邏輯高電平

3 工作原理

AD5532提供串并行兩種控制方式,數(shù)字/模擬轉換、無限采樣/保持、回讀以及采樣回讀四種工作模式,其中并行控制方式只在無限采樣/保持模式下起作用。

圖2的a、b分別是DAC模式和回讀模式下的數(shù)據(jù)傳輸格式。這兩種模式下的數(shù)據(jù)傳輸格式基本相同,只是MODE BIT不同。圖b中DIN引腳上的數(shù)據(jù)在輸入A0位后自動忽略,DOUT在第2個nCS/nSYNC下降沿后輸出相應DAC寄存器中DB13~DB0位。

串行數(shù)據(jù)傳輸格式的前2位為工作模式位。CAL位在DAC工作模式下是測試位,為'1'時32個DAC寄存器同時置'1'或'0'。OFFSET_SEL位為'1'時表示選用OFFSET通道,A4~A0位忽略。A4~A0位為地址位,這5位數(shù)據(jù)確定相應的DAC,A4為MSB,A0為LSB。DB13~DB0位中的數(shù)據(jù),寫入由A4~A0確定的DAC寄存器,其中,DB13為MSB,DB0為LSB。

圖3和圖4所示分別為AD5532的串行讀、寫時序。在連續(xù)或非連續(xù)串行時鐘下。在nCS/nSYNC的第一個下降沿復位計數(shù)串行時鐘計數(shù)器,確保相應位移入或移出串行寄存器。一旦在所選的工作模式下移人或移出數(shù)據(jù)位后,SCLK信號被忽略。下一次串行數(shù)據(jù)傳輸時首先利用nCS/nSYNC的下降沿復位計數(shù)器。

回讀模式下,nCS/nSYNC的下降沿后第一個SCLK的上升沿時DOUT離開高阻狀態(tài)并在其上升沿輸出數(shù)據(jù),一旦到達SCLK的第14個下降沿DOUT返回高阻狀態(tài)。DIN上的數(shù)據(jù)在nCS/nSYNC下降沿后的第一個SCLK的下降沿被鎖存并在后續(xù)的SCLK下降沿連續(xù)鎖存。串行接口僅在SYNC的下降沿時輸入/輸出數(shù)據(jù)。

4 典型應用

圖5所示為AD5532在DAC工作模式下的典型應用原理圖。其中VDD提供+15 V電壓,VSS提供-15 V電壓,AVCC提供+5 V電壓,與三星公司S3C2440相連,DVCC提供+3.3 V電壓。由于本系統(tǒng)僅需DAC功能,所以將SER/nPAR及nTRACK/nRESET引腳電壓拉高,串行輸入/輸出引腳與S3C2440的相應SPI引腳相連。其余未涉及引腳如果是輸入端最好接地或拉高。

S3C2440采用兩種方式實現(xiàn)與AD5532的串口通信:一是采用串行外圍設備接口(SPI接口);二是通過直接編程控制相應I/O引腳實現(xiàn)通信功能(軟件SPI方式)。前者SPI模塊在一系列寄存器設置后,由硬件自動實現(xiàn)數(shù)據(jù)的移入和移出完成串行通信;后者是通過軟件控制I/O端口,逐位將數(shù)據(jù)由端口發(fā)送或接收。由于AD5532串行接口在D/A輸出時接收24位數(shù)據(jù),而回讀時只需10位數(shù)據(jù),不符合S3C2440的SPI接口傳輸時8位數(shù)據(jù)對齊要求。故本系統(tǒng)采用軟件SPI方式,根據(jù)D/A輸出模式與回讀模式下數(shù)據(jù)傳輸格式編寫相關函數(shù)。

系統(tǒng)采用Windows CE.NET4.2操作系統(tǒng),程序運行空間分成內核態(tài)與用戶態(tài),且所有地址均為虛擬地址。由于應用程序無法訪問I/O引腳的控制與數(shù)據(jù)寄存器,所以編寫函數(shù)前需先按照WindowsCE.NET驅動程序方式編寫:先申請某一內存地址空間,然后將該地址空間映射到I/O引腳的寄存器,最后對該地址相應位進行讀寫操作,模擬AD5532所需的串行傳輸方式控制器件。

申請地址空間:

將該地址空間映射到S3C2440的實際I/O地址空間中:

完成了上述步驟,可通過讀寫v_pIOPregs實際控制相應引腳。

SPICLK/GPE13,SPIMOSI/GPE12,SPIMISO/GPE11引腳輸人/輸出狀態(tài)設置:

以上函數(shù)中channel取0~31,被移位到低14位時,表示選擇的通道;value取低14位,表示輸出的具體值。

將以上代碼加入到應用程序源代碼中,就可根據(jù)需要調用函數(shù)訪問AD5532進行D/A輸出。當然,在編譯前,還需要找到pkfunc.h,ceddk.h,Winbase.h文件,并將其放置在源代碼目錄下,并申請內存空間及映射內存空間代碼文件頭include進去,否則應用程序最后無法編譯,提示找不到相應函數(shù)。

5 結束語

采用AD5532串行模式進行D/A轉換具有速度快、精度高、功耗低、占用口線少的優(yōu)點,非常適用于需要多通道,寬范圍模擬信號輸出的場合。該系統(tǒng)電路已在實驗中調試通過。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或將催生出更大的獨角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉型技術解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術公司SODA.Auto推出其旗艦產品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關鍵字: 汽車 人工智能 智能驅動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務中斷的風險,如企業(yè)系統(tǒng)復雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務連續(xù)性,提升韌性,成...

關鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產業(yè)博覽會開幕式在貴陽舉行,華為董事、質量流程IT總裁陶景文發(fā)表了演講。

關鍵字: 華為 12nm EDA 半導體

8月28日消息,在2024中國國際大數(shù)據(jù)產業(yè)博覽會上,華為常務董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權最終是由生態(tài)的繁榮決定的。

關鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應對環(huán)境變化,經營業(yè)績穩(wěn)中有升 落實提質增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務引領增長 以科技創(chuàng)新為引領,提升企業(yè)核心競爭力 堅持高質量發(fā)展策略,塑強核心競爭優(yōu)勢...

關鍵字: 通信 BSP 電信運營商 數(shù)字經濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術學會聯(lián)合牽頭組建的NVI技術創(chuàng)新聯(lián)盟在BIRTV2024超高清全產業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術創(chuàng)新聯(lián)...

關鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關鍵字: BSP 信息技術
關閉
關閉