摘要:LXT384是一個用于SONET/SDH設(shè)備的入進制T1/E1/J1線路接口單元芯片。文中簡述了該芯片在實際應(yīng)用中進行自檢的若干種不同的環(huán)回形式(包括:模擬環(huán)回、數(shù)字環(huán)回、運程環(huán)回等),直觀地指出了各種環(huán)回形式的特點和區(qū)別。
關(guān)鍵詞:LXT384 SDH T1 E1 環(huán)回
1 引言
LXT384是Intel公司生產(chǎn)的八進制短時間脈沖編碼調(diào)制(PCM)線路接口單元芯片,常用于1.544Mbps(T1)和2.048Mbps(E1)系統(tǒng)中。它的封裝形式為144腳LQFP或者160珠PBGA,分別有8個獨立的接收器和發(fā)送器。
LXT384的發(fā)送信號波形符合G. 703和T1. 102規(guī)定,其發(fā)送驅(qū)動器提供的低阻抗傳送模型能適應(yīng)可變的驅(qū)動電壓。它的回損甚至優(yōu)于最新的發(fā)送回損規(guī)定,如ETSI ETS-300166。所有發(fā)送器都能夠在掉電模式下快速切換至高阻態(tài)。LXT384的差分輸入結(jié)構(gòu)使其具備很高的噪聲干擾容限,即便在高達12dB 的線纜損耗情況下依然能夠正常工作??蛇x的數(shù)字時鐘恢復(fù)PLL以及波動衰減器與其1.544MHz或2.048MHz時鐘有關(guān)。
2 環(huán)回模式
LXT384提供了三種環(huán)回形式(模擬環(huán)回、數(shù)字環(huán)回、運程環(huán)回),這些環(huán)回形式為系統(tǒng)的自診斷提供了非常好的手段。在硬件模式下,環(huán)回功能由LOOPn(n取值為0到7)引腳確定是否啟用;在軟件模式下,則是通過ALOOP、DLOOP以及RLOOP寄存器決定使用何種環(huán)回形式。
2.1 模擬環(huán)回
設(shè)計時一旦選擇了此種環(huán)回形式,LXT384發(fā)送器的輸出端(TTIP和TRING引腳)在芯片內(nèi)部將被連接到接收器的輸入端(RTIP和RRING引腳)。其具體的結(jié)構(gòu)原理如圖1所示。在該模式下,如果RTIP和RRING引腳接有外部信號,則外部信號將被LXT384忽略。
2.2 數(shù)字環(huán)回
數(shù)字環(huán)回形式只可在LXT384被配置成軟件模式時才可使用。當選擇該形式后,發(fā)送時鐘和數(shù)據(jù)輸入(TCLK,TPOS和TNEG)以及RCLK、RPOS和RNEG引腳的輸出都被環(huán)回(參見圖2)。TCLK、TROS和TNEG引腳上的數(shù)據(jù)也同時從TTIP與RTING引腳上輸出。該形式下RTIP和RRING引腳上的外部信號也同樣會被LXT384忽略。
2.3 遠程環(huán)回
在LXT384的遠程環(huán)回(如圖3所示)形式中,RCLK、RPOS和RNEG的輸出都將被送入發(fā)送電路,并從TTIP和TRING引腳輸出。這里應(yīng)當注意:TCLK、TPOS和TNEG引腳上的輸入信號在遠程環(huán)回過程中會被LXT384忽略。
2.4 全“1”傳輸(TAOS)
在硬件模式中,將TCLK引腳上的電平拉高超過去16個MCLK時鐘周期即可進入TAOS模式。在軟件模式中,通過在TAOS寄存器中寫入相應(yīng)的位來啟用TAOS模式。另外,自動ATS插入(假設(shè)處于LOS狀態(tài))可能會通過ATS寄存器被啟用。該模式下,TAOS發(fā)生器將使用MCLK信號作為參考時鐘,因此TAOS不能在數(shù)據(jù)恢復(fù)模式下工作。為了保證輸出頻率處在規(guī)定范圍內(nèi),MCLK必須具備適宜的穩(wěn)定性。因為當處于TAOS狀態(tài)時,數(shù)字環(huán)回將無法啟用。圖4簡要介紹了TAOS狀態(tài)下的不同環(huán)回形式。
3 結(jié)語
在SONET以及SDH設(shè)備中,LXT384芯片是一個非常重要的芯片,它的主要作用是對不同的數(shù)據(jù)進行處理,以使數(shù)據(jù)符合T1、E1的速率,從而進行后續(xù)處理。
LXT384芯片的這種環(huán)回功能使得LXT384在無需外妝信號的條件下即可進行自身故障的論斷,這一功能在芯片調(diào)試與故障判斷過程中非常有用。理解各種環(huán)回模式并正確進行配置和使用,將會使調(diào)試工作事半功倍。