G.726語(yǔ)音編解碼器在SoPC中的實(shí)現(xiàn)
G.726語(yǔ)音壓縮算法已經(jīng)能夠在以DSP處理器為核心器件的DSP應(yīng)用系統(tǒng)上實(shí)現(xiàn)。但開發(fā)以DSP處理器為核心的DSP應(yīng)用系統(tǒng)所采用的開發(fā)方法是自底向上的設(shè)計(jì)流程,嚴(yán)重影響開發(fā)的效率和成功率。面對(duì)現(xiàn)代通信技術(shù)的發(fā)展,DSP處理器暴露出硬件結(jié)構(gòu)的不可變性、處理速度比較慢等不足?,F(xiàn)代大容量、高速度的FPGA及其相關(guān)開發(fā)技術(shù),在可重配置的DSP應(yīng)用領(lǐng)域、DSP數(shù)據(jù)大吞吐量和數(shù)據(jù)的純硬件處理方面,有獨(dú)特的優(yōu)勢(shì)。新的基于FPGA的DSP系統(tǒng)級(jí)開發(fā)工具以及完整的軟件開發(fā)平臺(tái),使得設(shè)計(jì)者采用自頂向下的開發(fā)方法進(jìn)行FPGA的DSP設(shè)計(jì),設(shè)計(jì)效率大為提高。
本文介紹了G.726標(biāo)準(zhǔn),給出了基于FPGA的DSP設(shè)計(jì)開發(fā)流程,利用MATLAB/Simulink、ALTERA公司的DSP Builder和SOPC Builder工具設(shè)計(jì)了語(yǔ)音記錄SoPC系統(tǒng)中的G.726語(yǔ)音編解碼器,并實(shí)現(xiàn)了編解碼器在該系統(tǒng)中的綜合。采用基于FPGA的G.726語(yǔ)音編解碼器的語(yǔ)音記錄嵌入式系統(tǒng)具有運(yùn)行速度快、體積小巧、開發(fā)周期短等優(yōu)點(diǎn)。
1 G.726語(yǔ)音編解碼標(biāo)準(zhǔn)
G.726編碼器框圖如圖1所示。G.726語(yǔ)音編解碼器首先將輸入的A律或μ律的log-PCM信號(hào)S(k)轉(zhuǎn)換成線性的PCM碼Sl(k),然后與預(yù)測(cè)信號(hào)Se(k)相減產(chǎn)生差分信號(hào)d(k),再對(duì)差值信號(hào)進(jìn)行自適應(yīng)量化,產(chǎn)生2~5比特ADPCM碼I(k)。一方面將I(k)送至解碼器;另一方面逆自適應(yīng)量化器利用I(k)產(chǎn)生量化差分信號(hào)dq(k)。預(yù)測(cè)信號(hào)Se(k)和量化差分信號(hào)dq(k)相加產(chǎn)生本地重構(gòu)信號(hào)Sr(k)。自適應(yīng)預(yù)測(cè)器是由二階極點(diǎn)和六階零點(diǎn)組成的濾波器,根據(jù)重構(gòu)信號(hào)Sr(k)和量化差分信號(hào)dq(k)產(chǎn)生輸入信號(hào)的預(yù)測(cè)信號(hào)Se(k)。量化器比例因子自適應(yīng)單元根據(jù)輸入信號(hào)的特性計(jì)算量化器比例因子y(k),用來(lái)控制量化量和逆量化器,以獲得自適應(yīng)功能。量化器比例因子由快速因子和慢速因子兩部分,以及速度控制因子al(k)對(duì)這兩部分的加權(quán)組成。速度比例因子al(k)的計(jì)算由自適應(yīng)速度控制單元與音調(diào)和傳送檢測(cè)檢測(cè)單元完成。
G.726語(yǔ)音解碼器的解碼過(guò)程實(shí)際上已經(jīng)包含在編程器中,只是多了輸出PCM格式轉(zhuǎn)換單元和同步串行編碼調(diào)整單元。輸出PCM格式轉(zhuǎn)換是將線性PCM碼轉(zhuǎn)換為A律或μ律PCM碼;同步串行編碼調(diào)整是為了防止多級(jí)傳輸、轉(zhuǎn)換過(guò)程中的誤差。
2 基于FPGA的DSP設(shè)計(jì)開發(fā)流程
利用傳統(tǒng)的開發(fā)工具,基于FPGA的DSP開發(fā)者在算法確定后只能直接使用VHDL或VerilogHDL語(yǔ)音進(jìn)行FPGA的DSP系統(tǒng)設(shè)計(jì),開發(fā)需要較長(zhǎng)的周期,且難度比較大。目前出現(xiàn)的基于FPGA的DSP開發(fā)工具,如DSP Builder、SOPC Builder、SYSTEM Generator等,使得設(shè)計(jì)者能遵循一條類似于軟件設(shè)計(jì)流程的開發(fā)方法進(jìn)行FPGA的DSP設(shè)計(jì),設(shè)計(jì)效率大為提高。
本文給出利用MATLAB/Simulink和Altear公司的開發(fā)工具進(jìn)行基于FPGA的DSP設(shè)計(jì)的開發(fā)流程。DSP Builder的ALTERA公司推出的面向DSP開發(fā)的系統(tǒng)級(jí)工具。它作為MATLAB的一個(gè)Simulink工具箱(ToolBox)出現(xiàn)。MathWorks的MATLAB和Simulink系統(tǒng)級(jí)的設(shè)計(jì)工具具備了算法開發(fā)、仿真、驗(yàn)證能力,DSP Builder將這些工具與ALTERA的開發(fā)工具組合在一起,為用戶提供了一個(gè)完整的DSP開發(fā)平臺(tái)。
基于FPGA的DSP設(shè)計(jì)系統(tǒng)級(jí)開發(fā)流程如圖2所示。其步驟:(1)在MATLAB/Simulink中對(duì)DSP系統(tǒng)進(jìn)行建模,用圖形方式調(diào)用ALTERA DSP Builder和其他Simulink庫(kù)的圖像模塊(Block),構(gòu)成系統(tǒng)級(jí)和算法級(jí)設(shè)計(jì)框圖,同時(shí)利用Simulink完成模型仿真。(2)利用DSP Buider將Simulink的模型文件(.mdl)轉(zhuǎn)化成通用的硬件描述語(yǔ)言VHDL文件(.vhd),轉(zhuǎn)換獲得HDL文件是基于RTL級(jí)的VHDL描述。(3)對(duì)轉(zhuǎn)換過(guò)程中產(chǎn)生的VHDL的RTL代碼和仿真文件進(jìn)行綜合、編譯適配以及仿真。所用工具可以是ALTERA和Quartus II軟件,也可以是第三方軟件工具。(4)在DSP Builder中直接下載到FPGA用戶開發(fā)板上,也可通過(guò)Quartus II完成硬件的下載、測(cè)試。整個(gè)開發(fā)流程幾乎可以在同一環(huán)境中完成,真正實(shí)現(xiàn)了自頂向下的設(shè)計(jì)流程,極大地縮短了DSP設(shè)計(jì)周期。
3 G.726語(yǔ)音編解碼器在SoPC中的實(shí)現(xiàn)
3.1 G.726標(biāo)準(zhǔn)算法的簡(jiǎn)化
本文設(shè)計(jì)的編解碼器是在語(yǔ)音記錄系統(tǒng)中實(shí)現(xiàn)G.726建議的速率為32kbps的ADPCM算法,根據(jù)實(shí)際情況對(duì)算法進(jìn)行了一些簡(jiǎn)化和改進(jìn)。
具體簡(jiǎn)化如下:(1)由于此系統(tǒng)中編解碼器的輸入信號(hào)是線性PCM碼,因此PCM碼轉(zhuǎn)換模塊可以省略。(2)這個(gè)算法是用在單純的語(yǔ)音存儲(chǔ)中,可不進(jìn)行單音/過(guò)渡音檢測(cè)。(3)對(duì)量化器比例因子y(k)的更新進(jìn)行簡(jiǎn)化。y(k)的更新計(jì)算為:
y(k)=a1(k)yu(k-1)+[1-al(k)]yl(k-1) (1)
一般情況下,只有語(yǔ)音信號(hào)時(shí),al(k)是趨于1的;當(dāng)輸入為平穩(wěn)信號(hào)時(shí),al(k)的值則在0至1之間。對(duì)語(yǔ)音存儲(chǔ)系統(tǒng),在輸入只有語(yǔ)音的情況下可以粗略地認(rèn)為al(k)的值近似為1,從而將計(jì)算得到的快速比例因子yu(k)直接作為新的比例因子y(k),即y(k)=yu(k-1),降低了算法的復(fù)雜度。
3.2 G.726算法在Simulink中的建模
在Simulink中利用ALTERA DSP Builder庫(kù)模塊建立用于FPGA定點(diǎn)實(shí)現(xiàn)的模型。這里給出G.726編碼器模型的設(shè)計(jì)。整個(gè)設(shè)計(jì)采用多層次結(jié)構(gòu),在頂層設(shè)計(jì)模型下包括多個(gè)子系統(tǒng)模型模型,如自適應(yīng)量化器子系統(tǒng)模型、逆自適應(yīng)量化器子系統(tǒng)模型、量化器比例因子自適應(yīng)子系統(tǒng)模型等。下面重點(diǎn)分析編碼器系統(tǒng)中的頂層設(shè)計(jì)模型及自適應(yīng)量化器子系統(tǒng)模型。
3.2.1 編碼器的頂層設(shè)計(jì)模型
頂層模型提供了對(duì)外的PCM語(yǔ)音接口,同時(shí)也提供了對(duì)Avalon總線的接口,使得所設(shè)計(jì)的編碼器模型可通過(guò)SOPC Builder集成為Nios II系統(tǒng)的一個(gè)外圍設(shè)備。模型中的自適應(yīng)量化模型、逆自適應(yīng)量化器模型、最化器比例因子自適應(yīng)模塊和自適應(yīng)預(yù)測(cè)模塊均為HDL SubSYSTEM。編碼器的頂層設(shè)計(jì)模型如圖3所示。
其中SignalCompiler模塊是DSP Builder的心臟。其主要完成的功能包括:(1)將Simulink設(shè)計(jì)轉(zhuǎn)變成可綜合的RTL級(jí)VHDL代碼;(2)產(chǎn)生VHDL testbenches;(3)為L(zhǎng)eonardoSpectrum、Synplify和Modelsim第三方EDA工具產(chǎn)生Tcl腳本文件;(4)為Quartus II的仿真產(chǎn)生仿真矢量文件(.vec);(5)產(chǎn)生PTF配置文件,用于將設(shè)計(jì)自動(dòng)地輸給SOPC Builder工具。SignalCompiler控制著設(shè)計(jì)系統(tǒng)的綜合、編譯和仿真的流程。
根據(jù)G.726 語(yǔ)音算法的需求,系統(tǒng)需要兩個(gè)時(shí)鐘,分別為8kHz和120kHz,其中120kHz用于自適應(yīng)預(yù)測(cè)器子系統(tǒng)。因此需要在模型中利用鎖相環(huán)模塊PLL實(shí)現(xiàn)多時(shí)鐘設(shè)計(jì),產(chǎn)生所需的兩個(gè)時(shí)鐘,DSP Builder根據(jù)PLL輸出時(shí)鐘的上升沿工作。在Simulink 設(shè)計(jì)圖上不會(huì)顯示時(shí)序模型的時(shí)鐘引腳,而是當(dāng)SignalCompiler將系統(tǒng)轉(zhuǎn)化為VHDL文件時(shí)才自動(dòng)地把時(shí)序模塊的時(shí)鐘引腳與相應(yīng)時(shí)鐘相連。
3.2.2 編碼器的自適應(yīng)量化器子系統(tǒng)模型
自適應(yīng)量化器模型如圖4所示。自適應(yīng)量化在對(duì)數(shù)域內(nèi)進(jìn)行,在用量化比較因子對(duì)差分信號(hào)進(jìn)行規(guī)格化處理后,通過(guò)查找量化器規(guī)格化輸入/輸出特性表,即得到ADPCM碼。對(duì)數(shù)運(yùn)算在Simulink 中的實(shí)現(xiàn)是借助于查找表的方式,使用DSP Builder子庫(kù)中的LUT模塊;規(guī)格化輸入/輸出特性表的實(shí)現(xiàn)是采用ROM查表法的方式,用ROM EAB模塊實(shí)現(xiàn)。
由于ADPCM語(yǔ)音編解碼算法最終要在FPGA上實(shí)現(xiàn),Simulink 中浮點(diǎn)值必須轉(zhuǎn)換成定點(diǎn)值并能在目標(biāo)硬件實(shí)現(xiàn)。硬件中表示定點(diǎn)值的位數(shù)以及小數(shù)點(diǎn)的位置不但會(huì)影響構(gòu)成硬件系統(tǒng)的資源利用率,還影響系統(tǒng)的特性。本設(shè)計(jì)中根據(jù)信號(hào)的應(yīng)用范圍判定小數(shù)點(diǎn)的位置,并根據(jù)實(shí)際需要改變小數(shù)點(diǎn)右側(cè)的位數(shù),以節(jié)省硬件資源,靈活地應(yīng)用總線控制庫(kù)中的模塊來(lái)對(duì)總數(shù)進(jìn)行截位、增位、位提取或進(jìn)行數(shù)據(jù)類型轉(zhuǎn)換等操作,以達(dá)到所需求的精度。
3.3 G.726 算法模型的仿真過(guò)程
利用MATLAB/Simulink 和DSP Builder工具進(jìn)行基于FPGA的DSP設(shè)計(jì)需要進(jìn)行一系列的仿真。在Simulink 中設(shè)計(jì)的模型首先要在Simulink 中仿真,不僅是驗(yàn)證模型的正確性,而且因?yàn)橛糜贛odelSim仿真的TestBench文件的輸入信號(hào)激勵(lì)是由SignalCompiler根據(jù)Simulink的仿真結(jié)構(gòu)產(chǎn)生,并且只能仿真后利用SignalCompiler轉(zhuǎn)換產(chǎn)生的VEC文件才有效。在Simulink中完成仿真驗(yàn)證后,使用SignalCompiler將模型進(jìn)行設(shè)計(jì)轉(zhuǎn)換。
對(duì)于設(shè)計(jì)轉(zhuǎn)換后產(chǎn)生的VHDL文件,必須進(jìn)行RTL級(jí)仿真。因?yàn)镾imulink 中模型仿真是算法級(jí)的,而生成的VHDL描述是RTL級(jí)的,兩者描述的情況可以不完全符合,因此需要對(duì)生成的RTL級(jí)VHDL代碼進(jìn)行功能仿真。仿真可通過(guò)在Modelsim中運(yùn)行轉(zhuǎn)換過(guò)程所生成的Tcl腳本文件。最后可以利用轉(zhuǎn)換過(guò)程生成的VEC文件,在Quartus II軟件中進(jìn)行時(shí)序仿真。
本設(shè)計(jì)對(duì)上述建模的語(yǔ)音編碼器完成了仿真,Simulink的仿真結(jié)果表明所設(shè)計(jì)的語(yǔ)音編碼器達(dá)到了預(yù)期的結(jié)果。
3.4 編解碼器模型在SoPC系統(tǒng)中的綜合
編碼器模型在Quartus II綜合和編譯后,可以使用SOPC Builder將其作為外圍設(shè)備添加到Niso II系統(tǒng)中。SignalCompiler生成的 PTF配置文件可用于將設(shè)計(jì)自動(dòng)地輸出給SOPC Builder工具。所設(shè)計(jì)的編碼器出現(xiàn)在SOPC Builder的模塊池中,將其添加到所創(chuàng)建的系統(tǒng)中即可。所建SoPC系統(tǒng)元件頁(yè)如圖5所示,圖5中只列出了語(yǔ)音記錄系統(tǒng)的一部分組件。利用SOPC Builder即可生成一個(gè)完整的系統(tǒng),最后生成編程文件,進(jìn)行硬件的下載,完成G.726 語(yǔ)音編碼器在SoPC中的設(shè)計(jì)。
由于DSP Builder中的DSP基本模塊以算法級(jí)的描述,而且采用Simulink圖形化界面,因此設(shè)計(jì)非常直觀,實(shí)現(xiàn)了自頂向下的開發(fā)流程。與傳統(tǒng)的DSP開發(fā)相比,大大縮短了創(chuàng)建DSP設(shè)計(jì)的硬件的開發(fā)周期。設(shè)計(jì)的編解碼器可作為Nios II系統(tǒng)的外圍設(shè)備,通過(guò)SOPC Builder很方便地綜合到SoPC系統(tǒng)中。同時(shí),由于設(shè)計(jì)是在基于FPGA的SoPC上實(shí)現(xiàn),因此可以根據(jù)實(shí)際需求更改設(shè)計(jì),對(duì)系統(tǒng)進(jìn)行重配置,具有很高的靈活性。本G.726語(yǔ)音編解碼器的性能基本上達(dá)到了設(shè)計(jì)要求