當前位置:首頁 > EDA > 電子設計自動化
[導讀]0.引言 FIR(Finite Impulse Response,有限沖擊響應)數(shù)字濾波器具有穩(wěn)定性高、可以實現(xiàn)線性相位等優(yōu)點,廣泛被應用于信號檢測與處理等領域[1,2]。由于FPGA(Field Programmable Gate Array,現(xiàn)場可編程門陣列)

0.引言 

FIR(Finite Impulse Response,有限沖擊響應)數(shù)字濾波器具有穩(wěn)定性高、可以實現(xiàn)線性相位等優(yōu)點,廣泛被應用于信號檢測與處理等領域[1,2]。由于FPGA(Field Programmable Gate Array,現(xiàn)場可編程門陣列)基于查找表的結(jié)構(gòu)和全硬件并行執(zhí)行的特性,如何用FPGA 來實現(xiàn)高速FIR 數(shù)字濾波器成了近年來數(shù)字信號處理領域研究的熱點。目前,全球兩大PLD 器件供應商都提供了加速FPGA 開發(fā)的IP(IntelligentProperty,知識產(chǎn)權(quán))核[3]。本文在Altera 公司的FIR 數(shù)字濾波器IP 核的基礎上,設計了基于分布式算法的FIR數(shù)字低通濾波器。

1.基于DSP Builder的設計流程

圖1 是基于DSP Builder 開發(fā)DSP 系統(tǒng)的設計流程[4,5]。首先調(diào)用DSP Builder 工具包中的元件構(gòu)建電路模型。電路模型建立以后再進行系統(tǒng)級的仿真。仿真通過以后運行SignalCompiler 將模型文件轉(zhuǎn)化成RTL 級的VHDL 代碼。轉(zhuǎn)化成功以后,再調(diào)用VHDL 綜合器進行綜合生成底層網(wǎng)表文件。然后調(diào)用QuartusII 進行編譯,QuartusII 根據(jù)網(wǎng)表文件及設置的優(yōu)化約束條件進行布線布局和優(yōu)化設計的適配,最后生成編程文件和仿真文件。生成的POF/SOF FPGA 配置文件用于對目標器件的編程配置和硬件實現(xiàn)。仿真文件主要是用于QuartusII 的門級仿真文件和用于ModelSim 的時序仿真文件和VHDL 仿真激勵文件,用于實時測試DSP系統(tǒng)的工作性能。

圖1 基于DSP Builder 的設計方法

2.建模與仿真

在DSP Builder 中調(diào)用FIR 數(shù)字濾波器IP 核,設置參數(shù):濾波器類型:低通濾波器;截止頻率:5E2Hz,采樣頻率:1E4Hz;濾波器階數(shù):16;窗函數(shù)類型:漢寧窗。濾波器系數(shù)如表1 所示:

表1 濾波器系數(shù)

調(diào)用FIR 濾波器IP 核以及DSP Builder 中的相關元件,構(gòu)建了FIR低通濾波器的仿真模型,如圖2 所示。如圖2 所示,輸入信號頻率為200Hz、1000Hz、2000Hz 正弦波和寬帶白噪聲疊加而成的信號。

圖2 FIR濾波器仿真模型

圖3 Simulink 仿真波形圖

仿真以后,此信號經(jīng)過截止頻率為500Hz 的低通濾波器濾波以后,1000Hz 和2000Hz 的高頻正弦波均被較好的濾除了。濾波前后的時域波形圖如圖3 所示。圖4 是濾波前后信號的頻譜圖??梢钥闯?,此16階的濾波器濾波性能符合要求。

圖4 濾波前后頻譜圖

3.結(jié)果分析

圖5 FIR低通濾波器RTL仿真波形

仿真通過以后,再運行Signal Compiler 將此模型轉(zhuǎn)換成RTL 寄存器傳輸級的VHDL 硬件描述語言。再用Modelsim 軟件進行寄存器傳輸級仿真。仿真結(jié)果如圖5 所示。

可以看出,經(jīng)過對轉(zhuǎn)換后的VHDL 語言進行時序仿真,濾波效果良好,進一步驗證了模型的正確性。在此基礎上,調(diào)用QuartusII 軟件進行邏輯綜合與適配,最終在Cyclone II 系列EP2C35F672C8 芯片上獲得了最高響應速度為151.88MHz 的高速FIR 低通濾波器。資源使用情況:邏輯單元1347 /33216(4%),全部組合邏輯872/33216(3%),專業(yè)邏輯寄存器1231/33216(4%),引腳29 /475(6%),總存儲位41160/483840(9%)。

4.結(jié)論

FIR 濾波器的設計與FPGA 高速實現(xiàn)一直是信號處理領域研究的熱點,本文利用FIR 有限沖擊響應濾波器IP 核,設計了截止頻率為500Hz 的FIR 低通濾波器,在Simulink 中建立了仿真模型并進行了仿真。最終在EP2C35F672C8 型號FPGA 上得到了最高響應頻率為151.88MHz 的高速FIR 低通濾波器。設計效率和濾波器性能得到了極大的提高。

本站聲明: 本文章由作者或相關機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫毥谦F公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關鍵字: 汽車 人工智能 智能驅(qū)動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務中斷的風險,如企業(yè)系統(tǒng)復雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務連續(xù)性,提升韌性,成...

關鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關鍵字: 華為 12nm EDA 半導體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務引領增長 以科技創(chuàng)新為引領,提升企業(yè)核心競爭力 堅持高質(zhì)量發(fā)展策略,塑強核心競爭優(yōu)勢...

關鍵字: 通信 BSP 電信運營商 數(shù)字經(jīng)濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術學會聯(lián)合牽頭組建的NVI技術創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術創(chuàng)新聯(lián)...

關鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關鍵字: BSP 信息技術
關閉
關閉