當(dāng)前位置:首頁 > EDA > 電子設(shè)計自動化
[導(dǎo)讀]在過去的幾年間,整個半導(dǎo)體產(chǎn)業(yè)面臨著巨幅的衰退,然而,這個衰退現(xiàn)象卻為可編程邏輯組件(PLD)產(chǎn)業(yè)帶來了實質(zhì)的絕佳成長機(jī)會。雖然PLD公司之間的競爭仍然相當(dāng)激烈,但ASIC仍然是主要的競爭對手,如今,這種競爭現(xiàn)象

在過去的幾年間,整個半導(dǎo)體產(chǎn)業(yè)面臨著巨幅的衰退,然而,這個衰退現(xiàn)象卻為可編程邏輯組件(PLD)產(chǎn)業(yè)帶來了實質(zhì)的絕佳成長機(jī)會。雖然PLD公司之間的競爭仍然相當(dāng)激烈,但ASIC仍然是主要的競爭對手,如今,這種競爭現(xiàn)象已經(jīng)快速轉(zhuǎn)變?yōu)槭袌鰪?qiáng)烈喜好可編程解決方案的傾向。

目前,以先進(jìn)制程來實行ASIC設(shè)計的成本,已經(jīng)約是十年前的三倍,面對這些開發(fā)成本的劇幅提升,許多ASIC設(shè)計師迫使必須仰賴具有合理的經(jīng)濟(jì)性、但在制程技術(shù)落后的方案。采用較舊的技術(shù)會有效能上的劣勢,例如將會限制住ASIC設(shè)計師在先進(jìn)設(shè)計中支持新的高速內(nèi)存與串行接口等關(guān)鍵技術(shù)的能力。相較之下,PLD供貨商跨越許多市場來銷售標(biāo)準(zhǔn)組件,由于其具有經(jīng)濟(jì)性的支持,因此能夠快速采用先進(jìn)的制程節(jié)點

在十年前,大多數(shù)的PLD與 ASIC架構(gòu)的設(shè)計都采用相同的制程節(jié)點,但時至今日,先進(jìn)的PLD通常比新的ASIC設(shè)計領(lǐng)先三到四個制程節(jié)點世代,這代表著由于經(jīng)濟(jì)性考慮的阻礙,限制了在ASIC上使用先進(jìn)的科技。當(dāng)用戶需要在采用落后制程節(jié)點的ASIC,或是使用先進(jìn)制程節(jié)點的PLD之間做選擇時,PLD將比在數(shù)年前還要更具有誘因。

這個優(yōu)勢在當(dāng)PLD產(chǎn)品使用了40-nm技術(shù)時,變得更具有吸引力,我們十分相信40nm將會成為PLD在這個市場游戲翻盤的關(guān)鍵節(jié)點。以Altera為例,一年多前推出40nm FPGA──Stratix IV后,它可能締造了FPGA產(chǎn)業(yè)有史以來最快速的跳躍式成長。

然而,只是擁有最新的制程節(jié)點,并不足以在這場競賽中獲得勝利,在設(shè)計團(tuán)隊的時間緊縮,產(chǎn)品及時上市的壓力日漸增加之際,我們的客戶在尋找可以讓他們的工作完成的更快,并擁有更佳成果的軟件工具。我們已了解軟件在設(shè)計中所扮演的關(guān)鍵角色,并持續(xù)在這個領(lǐng)域的投資。

串行接口應(yīng)用的成長,加速了在設(shè)計中使用高速收發(fā)器的需求,借著我們在收發(fā)器設(shè)計上的優(yōu)勢,Altera在今年初發(fā)表并出貨了業(yè)界唯一整合了可以11.3 Gbps運(yùn)作的收發(fā)器之FPGA,這是FPGA能夠取代ASIC的主要證據(jù)。想要實行10-Gbps或更高速的收發(fā)器,ASIC必需采用65 nm或以下的制程,就如同我先前所提到的經(jīng)濟(jì)性的現(xiàn)實考慮,大多數(shù)的ASIC是以90 nm或以上做為起始點,這意味著在大多數(shù)的狀況下,F(xiàn)PGA將成為當(dāng)今設(shè)備制造商在設(shè)計與提供40與100-Gbps系統(tǒng),以滿足成長中的高速寬帶市場需求時,所需的最佳與最具成本效益的解決方案。

此外,還有一個很好的范例可以說明FPGA如何在工業(yè)網(wǎng)絡(luò)領(lǐng)域中,用于成為系統(tǒng)的核心并取代 ASIC。許多產(chǎn)業(yè)公司使用工業(yè)以太網(wǎng)絡(luò)來做為制程自動化的網(wǎng)絡(luò)基礎(chǔ),其中的挑戰(zhàn)在于工業(yè)以太網(wǎng)絡(luò)有許多不同的類型,這迫使了工業(yè)網(wǎng)絡(luò)主板供貨商必須提供采用不同ASIC的數(shù)種不同主板,才能夠支持各式各樣的標(biāo)準(zhǔn),這對主板供貨商來說是件相當(dāng)耗費(fèi)成本的作法。如今若透過使用FPGA架構(gòu)的系統(tǒng),主板供貨商可以只需要制作一塊主板,然后透過簡單的軟件升級,便可以支持多種通訊協(xié)議,而不需要付出重新制作主板的成本。

當(dāng)半導(dǎo)體產(chǎn)業(yè)持續(xù)面對2009年下半年的經(jīng)濟(jì)挑戰(zhàn)時,我們對目前產(chǎn)品所能提供的功能,以及我們有能力能夠在PLD產(chǎn)業(yè)持續(xù)獲得市場占有率,加快對ASIC的取代速度,感到相當(dāng)?shù)呐d奮。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術(shù)解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關(guān)鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險,如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點: 有效應(yīng)對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競爭力 堅持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競爭優(yōu)勢...

關(guān)鍵字: 通信 BSP 電信運(yùn)營商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術(shù)學(xué)會聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(shù)(集團(tuán))股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉