當(dāng)前位置:首頁(yè) > EDA > 電子設(shè)計(jì)自動(dòng)化
[導(dǎo)讀] 設(shè)計(jì)人員可通設(shè)置時(shí)序約束來(lái)滿足芯片設(shè)計(jì)的具體時(shí)序需求。物理綜合工具可通過(guò)布局布線滿足這些時(shí)序約束。一個(gè)非常常見(jiàn)且重要的時(shí)序約束條件與最大時(shí)鐘頻率密切相關(guān),我們通常稱其為周期約束。在Xilinx ISE工具套件

 設(shè)計(jì)人員可通設(shè)置時(shí)序約束來(lái)滿足芯片設(shè)計(jì)的具體時(shí)序需求。物理綜合工具可通過(guò)布局布線滿足這些時(shí)序約束。一個(gè)非常常見(jiàn)且重要的時(shí)序約束條件與最大時(shí)鐘頻率密切相關(guān),我們通常稱其為周期約束。在Xilinx ISE工具套件中,該約束在用戶約束文件(UCF)中被稱之為T(mén)S_clk。賽靈思時(shí)序約束用戶指南規(guī)定,周期約束用于:

1)定義設(shè)計(jì)中的每個(gè)時(shí)鐘;

2)覆蓋每個(gè)時(shí)鐘域中的所有同步路徑;

3)交叉檢查相關(guān)時(shí)鐘域之間的路徑;

4)定義時(shí)鐘持續(xù)時(shí)間;

5)定義時(shí)鐘占空比。

用戶指南包含豐富的詳細(xì)信息,并對(duì)周期約束功能提供了良好的相關(guān)解釋。不過(guò)我們應(yīng)當(dāng)深入了解FPGA綜合工具背后的奧秘,探索相關(guān)周期約束行為的一系列問(wèn)題,并掌握布局布線的算法如何工作。具體而言,我們將討論解釋TS_clk約束失效的方法,通過(guò)漸進(jìn)約束工具來(lái)檢查您是否正在逐步改善結(jié)果,討論為什么工具顯示的結(jié)果存在差異。最后我們還將了解這種時(shí)序約束相對(duì)于非約束設(shè)計(jì)的優(yōu)劣。

如何解釋TS_clk約束失效

如果設(shè)計(jì)不能滿足時(shí)鐘周期約束要求,就意味著它不能在相應(yīng)的時(shí)鐘頻率下運(yùn)行。此后您可進(jìn)行流水線設(shè)計(jì),在慢速路徑下放松時(shí)序要求。流水線技術(shù)可能足以讓設(shè)計(jì)滿足約束條件。還有一種改進(jìn)時(shí)序的辦法就是減少兩個(gè)寄存器之間的邏輯級(jí)數(shù),事實(shí)上您需要簡(jiǎn)化關(guān)鍵路徑中的邏輯設(shè)計(jì)。這兩種方法都適用于設(shè)計(jì)層面,在該層面上設(shè)計(jì)人員可對(duì)RTL代碼進(jìn)行必要的調(diào)整。如果您的設(shè)計(jì)在RTL調(diào)整后仍無(wú)法滿足時(shí)序要求,下一步就要啟用賽靈思ISE開(kāi)關(guān):register_balancing(專門(mén)用于寄存器重新定時(shí))與register_duplication(可復(fù)制寄存器,降低特定寄存器下的高扇出)。

改進(jìn)時(shí)序的另一種途徑就是將引腳正確地分配給I/O信號(hào)。良好的設(shè)計(jì)實(shí)踐是將相鄰的引腳分配給相鄰的信號(hào)。例如,一個(gè)I/O總線上的所有信號(hào)應(yīng)分配給一個(gè)bank上的相鄰引腳。分配大量引腳時(shí)應(yīng)使用相鄰bank。

以上問(wèn)題非常重要,它們將作為布局布線工具的約束條件。該工具通常會(huì)盡量使相關(guān)邏輯在一起,如果相關(guān)I/O分配給相鄰引腳,這就比較容易,因?yàn)樵摷夹g(shù)很有可能將減少布線延遲,然后工具也不會(huì)分散器件上的邏輯。分散邏輯會(huì)加大布線延遲。

一般而言,在FPGA必須位于印刷電路板上時(shí),在分配引腳時(shí)就要考慮更多相關(guān)電路板的問(wèn)題。由于FPGA會(huì)與電路板上其它芯片連接,因而相鄰引腳分配法不見(jiàn)得總能適用。因此,F(xiàn)PGA設(shè)計(jì)人員最好在設(shè)計(jì)階段早期就與電路板設(shè)計(jì)人員溝通,以減少引腳分配沖突。

還有一種改進(jìn)時(shí)序的方法是使用更高速級(jí)別的器件。不過(guò),這會(huì)影響產(chǎn)品價(jià)格,因此這不是輕易可以選擇的。我們不光要考慮器件本身成本的提高,還要考慮更高速器件會(huì)對(duì)電路板設(shè)計(jì)產(chǎn)生的影響,進(jìn)而對(duì)電路板設(shè)計(jì)成本的影響。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國(guó)汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開(kāi)發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來(lái)越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來(lái)越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開(kāi)幕式在貴陽(yáng)舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語(yǔ)權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營(yíng)業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤(rùn)率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長(zhǎng) 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營(yíng)商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國(guó)電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長(zhǎng)三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱"軟通動(dòng)力")與長(zhǎng)三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉