當前位置:首頁 > 公眾號精選 > 亞德諾半導體
[導讀]好文章當然要分享啦~如果您喜歡這篇文章,請聯(lián)系后臺添加白名單,歡迎轉載喲~ 乘法 DAC 是波形發(fā)生應用的理想構建模塊。因為乘法數(shù)模轉換器 (DAC) 的 R-2R 架構非常適合低噪聲、低毛刺、快速建立的應用。 從固定參考輸入電壓產生波形時,必須考慮一些重要的交

好文章當然要分享啦~如果您喜歡這篇文章,請聯(lián)系后臺添加白名單,歡迎轉載喲~



乘法 DAC 是波形發(fā)生應用的理想構建模塊。因為乘法數(shù)模轉換器 (DAC) 的 R-2R 架構非常適合低噪聲、低毛刺、快速建立的應用。
從固定參考輸入電壓產生波形時,必須考慮一些重要的交流規(guī)格,包括建立時間、中間電平毛刺和數(shù)字 SFDR。
今天我們就來分析下這些與波形發(fā)生相關的重要 DAC 規(guī)格。

建立時間

假設 DAC 由真實的寬帶低阻抗信號源(參考電壓和接地引腳)驅動,那么它會迅速建立。因此,乘法 DAC 的壓擺率和建立時間主要由運算放大器決定。決定運算放大器交流性能的規(guī)格包括其輸入電容(必須保持最?。┖?3 dB 小信號帶寬。注意,運算放大器的帶寬之所以受限,是因為它必須驅動 DAC 反饋電阻這一較大負載。例如,10 kΩ 的反饋電阻就是一個相當大的負載,它是決定電路配置帶寬的主要極點。


輸出波形怎么樣,想要注意這些規(guī)格哦~

圖 1. 100 ns 建立時間


中間電平毛刺

對于 R-2R 結構,代碼變化引起的主要毛刺出現(xiàn)在圍繞中間電平發(fā)生 1 LSB 變化時。在一個 12 位系統(tǒng)中(如 DAC AD5444), 中間電平變化是從 7FFH 至 800H 或從 800H 至 7FFH 的代碼 變化。如果毛刺很嚴重,可能會給電機 / 閥門 / 執(zhí)行器控制應用帶來不利影響。當乘法 DAC 試圖從 7FFH 變?yōu)?800H時,DAC 的 MSB 切換速度低于其它位的切換速度。因此, 在 MSB 切換至 1 前的幾納秒內,DAC 看到的是 000H。圖2 中的黃色曲線顯示的就是這種情況 ;在 MSB 切換并將 DAC 輸出拉回 800H 之前,輸出朝 0 V 變化。


輸出波形怎么樣,想要注意這些規(guī)格哦~

圖 2. 中間電平毛刺


數(shù)字 SFDR

無雜散動態(tài)范圍 (SFDR) 指 DAC 的可用動態(tài)范圍,超出此范圍,雜散噪聲就會干擾基波信號或使其失真。SFDR 衡量基波與 DC 至全奈奎斯特帶寬(DAC 采樣速率的一半) 范圍內的最大諧波或非諧波相關雜散的幅值之差。窄帶 SFDR 衡量任意窗口范圍內的 SFDR。理想正弦波的每個周期有無數(shù)個點。然而,用數(shù)字方式產生的正弦波受固定更新速率和 DAC 分辨率的限制。每個周期的點數(shù)由下式給出 :


輸出波形怎么樣,想要注意這些規(guī)格哦~


其中 :

N = 采樣點數(shù)

Clock = DAC 的更新速率

fOUT = 所產生波形的輸出頻率


圖3 所示為使用 12 位 AD5444 產生的更新速率為 1 MHz 的 20 kHz 正弦波,每個周期有 50 個采樣點。AD5444 的最大更新速率為 2.7 MSPS。若要產生采樣點更多的波形,必須使用更快的更新速率。并行接口的 AD5445 提供 20 MSPS 的最大更新速率。


輸出波形怎么樣,想要注意這些規(guī)格哦~

圖3. 寬帶 SFDR,fOUT = 20 kHz,時鐘 = 1 MHz


輸出波形怎么樣,想要注意這些規(guī)格哦~


免責聲明:本文內容由21ic獲得授權后發(fā)布,版權歸原作者所有,本平臺僅提供信息存儲服務。文章僅代表作者個人觀點,不代表本平臺立場,如有問題,請聯(lián)系我們,謝謝!

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除。
關閉
關閉