數(shù)字信號處理器有哪些分類?如何抵制串模干擾?
以下內(nèi)容中,小編將對數(shù)字信號處理器的相關(guān)內(nèi)容進(jìn)行著重介紹和闡述,希望本文能幫您增進(jìn)對數(shù)字信號處理器分類以及數(shù)字信號處理器如何抵制數(shù)字信號兒到串模干擾的了解,和小編一起來看看吧。
一、數(shù)字信號處理器分類
根據(jù)其可編程性,數(shù)字信號處理器可分為可編程和不可編程兩大類。 不可編程信號處理器以信號處理算法的流程為基本邏輯結(jié)構(gòu),沒有控制程序,一般只能完成一個主要的處理功能,所以也稱為專用信號處理器。 如快速傅里葉變換處理器、數(shù)字濾波器等。這類處理器雖然功能有限,但具有更高的處理速度。 可編程信號處理器可以通過編程改變處理器要完成的功能,具有較大的通用性,因此也稱為通用信號處理器。 隨著通用信號處理器性價比的不斷提高,其在信號領(lǐng)域的應(yīng)用也越來越受歡迎。
現(xiàn)有的可編程信號處理器主要有下面這幾種:
該位由基本位長為2、4、8位的微處理芯片為主體,配以程序控制芯片、中斷與DMA控制芯片、時鐘芯片。 使用微程序控制和分組指令格式,可以根據(jù)需要構(gòu)建具有所需字長的系統(tǒng)。 其優(yōu)點是處理速度快,效率高。 缺點是功耗大,芯片數(shù)量也多。
1. 單芯片信號處理器:
它在一個芯片上集成了運算器、乘法器、存儲器、只讀存儲器、輸入輸出接口,甚至模數(shù)、數(shù)模轉(zhuǎn)換等功能。單芯片信號處理器的優(yōu)點在于計算速度快,精度高,功耗低,通用性強(qiáng)。
2. 超大規(guī)模集成電路 (VLSI) 陣列處理器:
超大規(guī)模集成電路陣列處理器一種信號處理器,VLSI利用大量的處理單元在單個指令序列的控制下對不同的數(shù)據(jù)進(jìn)行相同的運算,從而獲得高速的計算。超大規(guī)模集成電路陣列處理器非常適合數(shù)據(jù)量大、計算量大、重復(fù)性強(qiáng)的信號處理任務(wù) 它們通常與通用計算機(jī)結(jié)合形成強(qiáng)大的信號處理系統(tǒng)?,F(xiàn)有的陣列處理器大致有兩種類型,即脈動陣列處理器和波陣陣列處理器。
脈動陣列處理器對整個陣列采用統(tǒng)一的同步時鐘和控制驅(qū)動機(jī)制,具有結(jié)構(gòu)簡單、模塊化好、易于擴(kuò)展等優(yōu)點。波陣陣列處理器為每個單元使用獨立的計時和數(shù)據(jù)驅(qū)動機(jī)制。波陣陣列處理器為給編程和容錯設(shè)計帶來了一定的便利,同時也提高了處理速度。脈動陣列處理器和波陣陣列處理器都有各自擅長之處,大家在使用的時候可以依據(jù)使用環(huán)境、用途等因素加以考慮。
二、數(shù)字信號處理器如何抵制數(shù)字信號的串模干擾
串模干擾是信號傳輸過程中相鄰信號線產(chǎn)生的干擾,多發(fā)生在印制板的扁平電纜、集束線或平行線上。串模干擾的強(qiáng)弱與相鄰兩條信號線之間的耦合阻抗和信號本身的阻抗有關(guān)。扁平電纜廣泛用作數(shù)字AV產(chǎn)品中的連接線。如果使用不當(dāng),很可能會產(chǎn)生串?dāng)_,影響設(shè)備的正常運行。扁平電纜的導(dǎo)線之間存在分布電容,10CM長度的相鄰導(dǎo)線之間的分布電容約為3PF。當(dāng)頻率為100MHZ時,1PF電容的阻抗為1.6千歐,而10CM傳輸線的耦合阻抗僅為0.5千歐。由于扁平電纜線的分布電容與其長度成正比,當(dāng)引線較長時串模干擾尤為嚴(yán)重。以VCD機(jī)為例。該信號為幾百千赫到幾兆赫的方波信號和10-20MHz的時鐘信號,含有幾十倍的高次諧波。信號頻譜高達(dá)數(shù)百兆赫茲。扁平電纜的導(dǎo)線之間的分布電容很容易串?dāng)_高頻分量。
所以呢,可在數(shù)字音視頻產(chǎn)品中采取以下措施:
1)我們可以盡量地去縮短信號線的長度;
2)在傳輸多級信號時,盡量將前后沿時間相近的信號分成一組進(jìn)行傳輸。
3)在雙面印制板背面布置較大的接地面積,可以吸收和屏蔽器件產(chǎn)生的高頻脈沖噪聲。
以上所有內(nèi)容便是小編此次為大家?guī)淼挠嘘P(guān)數(shù)字信號處理器分類以及數(shù)字信號處理器如何抵制數(shù)字信號兒到串模干擾的所有介紹,如果你想了解更多有關(guān)它的內(nèi)容,不妨在我們網(wǎng)站或者百度、google進(jìn)行探索哦。