LATTICE攜手PRAESUM推出SERIAL RapidIO解決方案
Lattice Semiconductor近日宣布,網(wǎng)絡(luò)通信應(yīng)用的交換和橋接解決方案供應(yīng)商Praesum優(yōu)化了其用于LatticeECP2M系列的Serial RapidIO接口端點(diǎn)方案,LatticeECP2M系列是集成有SERDES I/O的低成本90nm FPGA。
此外,Praesum還加入了Lattice的ispLeverCORE Connections IP合作伙伴項(xiàng)目。Lattice和Praesum計(jì)劃為需要高性能Serial RapidIO連接以及低成本、低功率和小尺寸的雙方的共同客戶(hù)開(kāi)發(fā)和生產(chǎn)面向數(shù)字信號(hào)處理、嵌入式計(jì)算、軍事/航空和通信基礎(chǔ)設(shè)備的完整系統(tǒng)解決方案。 Praesum核可支持的數(shù)率高達(dá)3.125Gbps的RapidIO 1x連接。
根據(jù)所遷功能組合的不同,RapidIO 1.3兼容內(nèi)核占LatticeECP2M系列最小成員LFE2M20 容量的50 ~70%。這樣就有很多器件可用于實(shí)現(xiàn)客戶(hù)應(yīng)用,比如橋接至數(shù)據(jù)面板接口(如CPRI)或控制面板接口 (如PCI Express)。盡管其采用小型封裝,但該內(nèi)核可支持許多先進(jìn)功能,如RapidIO錯(cuò)誤管理擴(kuò)展。
Praesum Serial RapidIO端點(diǎn)解決方案
Praesum現(xiàn)有RapidIO 1x LP-Serial End-Point核供應(yīng),獲得授權(quán)證書(shū)需支出約$20,000 USD。LatticeECP2M PCI Express x4評(píng)估板現(xiàn)采用功能完整的評(píng)估版RapidIO 1x LP-Serial End-Point。
LatticeECP2M FPGAs用于滿(mǎn)足客戶(hù)對(duì)可用于芯片-芯片及小尺寸主干應(yīng)用的低成本SERDES的需要。LatticeECP2M系列保留了高容量、成本敏感應(yīng)用所要求的90nm LatticeECP2系列的所有強(qiáng)大功能,同時(shí)大幅增加存儲(chǔ)器的容量 (從1.2M至5.3M)和DSP資源(從24至168個(gè)乘法器)。
SERDES集成至基于模塊架構(gòu)(1~4模塊,取決于器件的規(guī)格)的LatticeECP2M器件中。每個(gè)模塊有4個(gè)SERDES通道(4個(gè)完整TX和 RX信道),每個(gè)信道的低耗低至100Mw,所支持的速率為270Mbps~3.125Gbps。器件內(nèi)還集成了包括8b/10b編碼、一個(gè)以太網(wǎng)鏈路狀態(tài)機(jī)和數(shù)率匹配電路的PCS層。SERDES/PCS組合設(shè)計(jì)用于支持現(xiàn)今最常見(jiàn)的包括PCI Express、Gigabit Ethernet、 Serial RapidIO和無(wú)線(xiàn)接口標(biāo)準(zhǔn) (OBSAI and CPRI)在內(nèi)的基于數(shù)據(jù)包的協(xié)議。