一.集成庫概述 Altium Designer 采用了集成庫的概念。在集成庫中的元件不僅具有原理圖中代表元件的符號,還集成了相應(yīng)的功能模塊。如Foot Print 封裝,電路仿真模塊,信號完整性分析模塊等。(關(guān)系圖如圖1)集
Altera最新版Altera面向 OpenCL的SDK支持IBM電源系統(tǒng)服務(wù)器作為OpenCL系統(tǒng)主機(jī)??蛻衄F(xiàn)在可以采用Altera FPGA實現(xiàn)高性能計算解決方案,針對IBM電源系統(tǒng)CPU和加速器電路板來開發(fā)OpenCL代碼。在許多應(yīng)用上與基于CPU的標(biāo)
摘要 介紹基于FPGA嵌入式系統(tǒng)的多通道高速數(shù)據(jù)采集模塊控制器的IP核設(shè)計。采用TI公司的6通道同步采集A/D轉(zhuǎn)換器件(ADS8364),針對該器件使用硬件描述語言設(shè)計IP核,實現(xiàn)對采集數(shù)據(jù)的處理,同時設(shè)計了IP核與嵌入式系統(tǒng)
視頻監(jiān)控市場及發(fā)展趨勢不斷升級的安全問題迫使各國政府和機(jī)構(gòu)在監(jiān)控和安全設(shè)備上投入巨資。此外,在圖像及視頻處理領(lǐng)域的技術(shù)創(chuàng)新徹底改變了視頻監(jiān)控行業(yè),這不限于安防,還包括銀行、交通、教育、零售、醫(yī)療保健,
光通信技術(shù)的蓬勃發(fā)展對調(diào)制解調(diào)技術(shù)提出了更高的要求,脈沖位置調(diào)制(PPM)有較高的平均功率利用率,傳輸速率以及較強的抗干擾能力,能夠很好地滿足實際需求。從脈沖位置調(diào)制的基本原理出發(fā),基于FPGA對PPM調(diào)制解調(diào)系統(tǒng)進(jìn)行設(shè)計,特別是對PPM的幀同步進(jìn)行詳細(xì)說明,并用Verilog HDL語言對系統(tǒng)進(jìn)行時序仿真,驗證了設(shè)計的正確性。
摘要:隨著信息技術(shù)的飛速發(fā)展,各種數(shù)據(jù)的采集和處理在現(xiàn)代工業(yè)控制和科學(xué)研究中已成為必不可少的部分。數(shù)據(jù)采集系統(tǒng)是計算機(jī)智能儀器與外界物理世界聯(lián)系的橋粱,是獲取信息的重要途徑。以Xilinx公司的Spartan-3系列
由于系統(tǒng)帶寬不斷的增加,因此針對更高的速度和性能,設(shè)計人員對存儲技術(shù)進(jìn)行了優(yōu)化。下一代雙數(shù)據(jù)速率(DDR)SDRAM芯片是DDR3 SDRAM。 DDR3 SDRAM具有比DDR2更多的優(yōu)勢。這些器件的功耗更低,能以更高的速度工作,有更高的性能(2倍的帶寬),并有更大的密度。
摘 要:利用FPGA和EZ_15SB FX2(CY7C68013)將MT9M112(Sensor)數(shù)據(jù)準(zhǔn)確無損地傳給PC機(jī)。方案使用CY7C68013控制器工作在Slave FIFO從機(jī)方式,用Verilog HDL語言在FPGA中產(chǎn)生相應(yīng)的控制信號,最終實現(xiàn)對數(shù)據(jù)的快速傳輸,
0 引 言 用于車輛、艦船、飛機(jī)等機(jī)動平臺上的電子設(shè)備越來越多,并且越來越復(fù)雜。將電子設(shè)備加以有效的綜合,使之達(dá)到資源和功能共享已成為必然趨勢。電子綜合的支撐技術(shù)是聯(lián)網(wǎng)技術(shù),而機(jī)動平臺上的聯(lián)網(wǎng)技術(shù)不同
模擬地/數(shù)字地以及模擬電源/數(shù)字電源只不過是相對的概念。提出這些概念的主要原因是數(shù)字電路對模擬電路的干擾已經(jīng)到了不能容忍的地步。目前的標(biāo)準(zhǔn)處理辦法如下:1. 地線從整流濾波后就分為2根,其中一根作為模擬地,
a583307414
sendmo
asdasdasf
XD茂茂
cindy123456
2454347030
DYQ26
zyd4957
18713271819cxy
1994089340
rainbow9527
anpengaimao
王洪陽
zrddyhm
zh1812
dongliuwei
senlenced
年華2
lyz0609
dianzizhilu
lzdestiny
龍象
changlele
skyking1
新手編程
復(fù)制忍者
dsysd
歸途2018
zbby
小黑智