CD4098脈沖延遲電路
所示為采用2個單穩(wěn)態(tài)觸發(fā)器CD4098(或CD4528)加以級聯(lián),便構(gòu)成脈沖信號延遲電
路。A的(一IR)和R端接VDD,從(+1R)端輸入“上升沿觸發(fā),再觸發(fā)一單穩(wěn)態(tài)觸發(fā)器,信號從A的
Ql輸出并進入B的(+1R)端.B的(TR)接Vss、R接VDD,B屬于“下降沿觸發(fā),再觸發(fā)”單穩(wěn)態(tài)
觸發(fā)器。于是從B的Q2端得到了被延遲的脈沖。