峰值電壓采樣保持電路如圖所示。峰值電壓采樣保持電路由一片采樣保持器芯片LF398和一塊電
壓比較器LM311構(gòu)成。LF398的輸出電壓和輸入電壓通過LM311進行比較,當(dāng)V.>璣時,LM311輸出
高電平,送到LF398的邏輯控制端⑧腳,使LF398處于采樣狀態(tài);當(dāng)V.達到峰值而下降時.V,<V,電
壓比較器LM311輸出低電平,LF398的邏輯控制端置低電平,使LF398處于保持狀態(tài)。由于LM311采用
集電極開路輸出,故需接上拉電阻。由過電壓檢測電路輸出端送來的脈沖控制電路開關(guān)的導(dǎo)通,沒有過電
時采樣電容放電,否則采樣電路一直跟蹤峰值的變化。