當(dāng)前位置:首頁(yè) > 嵌入式 > 嵌入式軟件
[導(dǎo)讀]基于FPGA的頻譜分析儀的設(shè)計(jì)與研制

頻譜分析儀是微電子測(cè)量領(lǐng)域中最基礎(chǔ)、最重要的測(cè)量?jī)x器之一,是從事各種電子產(chǎn)品研發(fā)、生產(chǎn)、檢驗(yàn)的重要工具。高分辨率、寬頻帶數(shù)字頻譜分析的方法和實(shí)現(xiàn)一直是該領(lǐng)域的研究熱點(diǎn)[1]?,F(xiàn)代頻譜分析儀是基于現(xiàn)代數(shù)字信號(hào)處理理論的頻譜分析儀,信號(hào)經(jīng)過(guò)前置預(yù)處理、抗混疊濾波、A/D變換、數(shù)字頻譜分析等環(huán)節(jié)而得到信號(hào)中的頻率分量, 達(dá)到與傳統(tǒng)頻譜分析儀同樣的結(jié)果。

本設(shè)計(jì)完全利用FPGA實(shí)現(xiàn)FFT,在FPGA上實(shí)現(xiàn)整個(gè)系統(tǒng)構(gòu)建。其中CPU選用Altera公司的Nios II軟核處理器進(jìn)行開(kāi)發(fā), 硬件平臺(tái)關(guān)鍵模塊使用Altera公司的EDA軟件QuartusIIV8.0完成設(shè)計(jì)。整個(gè)系統(tǒng)利用Nios II軟核處理器通過(guò)Avalon總線進(jìn)行系統(tǒng)的控制。全文重點(diǎn)闡述了整個(gè)系統(tǒng)的設(shè)計(jì)流程,同時(shí)對(duì)于方案中的設(shè)計(jì)思路和重要部分給予說(shuō)明。

1 系統(tǒng)設(shè)計(jì)方案

頻譜分析儀一般分為兩類(lèi):

一種是掃頻調(diào)諧式的分析儀,此類(lèi)分析儀通過(guò)各類(lèi)濾波,再經(jīng)過(guò)一個(gè)外差的接收機(jī),把輸入信號(hào)中的中頻信號(hào)進(jìn)行分析,從而得到頻譜分析的結(jié)果。這是現(xiàn)在最為普遍的頻譜分析儀結(jié)構(gòu),此類(lèi)分析儀結(jié)構(gòu)復(fù)雜[2]。

另外一種是動(dòng)態(tài)的信號(hào)分析儀,即快速傅里葉變換FFT分析儀。它利用FFT將信號(hào)分解成分立的頻率分量,由模擬/數(shù)字轉(zhuǎn)換器(ADC)直接對(duì)輸入信號(hào)取樣,經(jīng)過(guò)FFT處理后獲得頻譜分布圖。此類(lèi)分析儀速度明顯優(yōu)于傳統(tǒng)分析儀,可以進(jìn)行實(shí)時(shí)分析。本文的設(shè)計(jì)就采用這種原理。

在此設(shè)計(jì)中,信號(hào)經(jīng)過(guò)濾波、放大之后,通過(guò)AD取樣,在FGPA內(nèi)對(duì)信號(hào)進(jìn)行全硬件的數(shù)字濾波后,交給FFT信息處理單元進(jìn)行FFT變換,最后送到LCD顯示其頻譜分析的結(jié)果。

圖1是系統(tǒng)的硬件結(jié)構(gòu)框圖。整個(gè)系統(tǒng)設(shè)計(jì)主要由FPGA的內(nèi)部硬件電路及外圍接口模塊構(gòu)成。

2 系統(tǒng)的硬件單元

2.1 AGC電路

因?yàn)檩斎胄盘?hào)幅度變化較大,為了使信號(hào)的幅度恒定且其幅度滿(mǎn)足A/D采樣的范圍(高位為2 V~3 V),因此此設(shè)計(jì)中加入AGC電路。本設(shè)計(jì)中的AGC電路采用AD603型線性增益放大器[3]。

2.2 ADC電路

為保證ADC輸入動(dòng)態(tài)范圍的要求和對(duì)特定干擾的抑制,信號(hào)首先需要預(yù)處理。根據(jù)采樣定理,輸入ADC的信號(hào)必須小于采樣頻率的1/2。ADC是完成從模擬到數(shù)字轉(zhuǎn)換的關(guān)鍵環(huán)節(jié),它的精度和速度直接決定了頻譜分析儀的性能,所以ADC應(yīng)盡量選用精度和速度都比較高的芯片[4]。系統(tǒng)采用WM8731芯片實(shí)現(xiàn)ADC,該芯片采用Sigma-delta ADC方式,通過(guò)采樣和數(shù)字濾波技術(shù)實(shí)現(xiàn)低頻信號(hào)的高分辨率轉(zhuǎn)換和含有音頻信號(hào)的低失真轉(zhuǎn)換。

2.3 LCD顯示模塊

本系統(tǒng)直接定義NiosⅡ控制LCD液晶顯示模塊,利用FPGA中的PIO接口模擬LCD的接口電路。外圍電路上選用320×240液晶顯示模塊,選用SEDl335作為液晶模塊的控制器。

3 FFT/DFT信號(hào)處理模塊的實(shí)現(xiàn)

3.1 FIFO模塊

AD采樣的數(shù)據(jù)不能立即送到Nios CPU中進(jìn)行處理,因?yàn)镃PU還有許多其他任務(wù)要做,所以只有等AD采集到一定數(shù)量的數(shù)據(jù)之后再讀取采樣數(shù)據(jù),這樣節(jié)省CPU的時(shí)間[5]。因此首先需設(shè)計(jì)一個(gè)FIFO來(lái)存儲(chǔ)AD采樣的數(shù)據(jù),等FIFO中的數(shù)據(jù)滿(mǎn)之后再將它們讀取到CPU中進(jìn)行處理。

FIFO是一種先進(jìn)先出的數(shù)據(jù)緩存器,根據(jù)FIFO工作的時(shí)鐘域,可以將FIFO分為同步FIFO和異步FIFO。本設(shè)計(jì)中采用了寬度為16 bit,深度為256的異步FIFO。

3.2 FFT/DFT處理模塊

根據(jù)DFT算法將信號(hào)處理的模塊分為乘累加器、平方器、加法器、開(kāi)方器。

用再內(nèi)建FPGA內(nèi)部到16 bit雙口RAM,可方便地使刷新數(shù)據(jù)和顯示讀出數(shù)據(jù)同時(shí)進(jìn)行,而不產(chǎn)生邏輯沖突,同時(shí)也保留了結(jié)果的精度,其FPGA實(shí)現(xiàn)模塊連接圖如圖2所示。

4 軟件設(shè)計(jì)方案

控制系統(tǒng)的主程序采用C語(yǔ)言和匯編語(yǔ)言編寫(xiě),程序分為下列幾個(gè)部分:采樣數(shù)據(jù)處理、FFT轉(zhuǎn)換、標(biāo)準(zhǔn)參數(shù)設(shè)定、操作界面和頻譜顯示。

軟件流程圖如圖3所示。

5 實(shí)驗(yàn)的結(jié)果與分析

給頻譜分析儀輸入峰-峰值為2 V、頻率為100 Hz的方波信號(hào),其信號(hào)處理結(jié)果見(jiàn)圖4。從圖4看出輸出的方波頻譜圖只有奇次諧波,沒(méi)有偶次諧波,而且此方波的基波、三次諧波、五次諧波和七次諧波的幅值滿(mǎn)足1、1/3、1/5、1/7的理論數(shù)值,這與方波理論頻譜基本相同[6],表1為其測(cè)量值與理論值的對(duì)比結(jié)果分析。

通過(guò)比對(duì)可以驗(yàn)證分析儀的LCD顯示的頻譜圖形與其輸入信號(hào)的理論頻譜數(shù)值基本一致,譜線位置準(zhǔn)確,幅度值與理論誤差較小,該頻譜分析儀較好地完成了測(cè)量信號(hào)頻譜的要求,達(dá)到了預(yù)期設(shè)計(jì)的要求。

該設(shè)計(jì)在分析和利用Nios II軟核處理器和頻譜分析儀理論的基礎(chǔ)上,完成儀器硬件和軟件部分的設(shè)計(jì)。分析儀采用周期圖法進(jìn)行頻譜分析,這樣可以保證測(cè)試結(jié)果較高的分辨率和頻率準(zhǔn)確性;其中FFT運(yùn)算模塊采用全硬件級(jí)聯(lián)結(jié)構(gòu),不僅有效滿(mǎn)足了儀器對(duì)于信號(hào)處理實(shí)時(shí)性的要求,同時(shí)也節(jié)省了硬件資源;本設(shè)計(jì)可重構(gòu)性好,在多種不同的應(yīng)用領(lǐng)域,可根據(jù)實(shí)際需要對(duì)模塊進(jìn)行替換升級(jí).選擇高性能AD和大邏輯資源的FPGA等可以使性能得到大幅度提升;實(shí)現(xiàn)了片上設(shè)計(jì),降低了系統(tǒng)的成本,實(shí)現(xiàn)了高集成度和可靠度。
 

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專(zhuān)欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車(chē)的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國(guó)汽車(chē)技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車(chē)工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車(chē)。 SODA V工具的開(kāi)發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車(chē) 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來(lái)越多用戶(hù)希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來(lái)越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開(kāi)幕式在貴陽(yáng)舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱(chēng),數(shù)字世界的話語(yǔ)權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營(yíng)業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤(rùn)率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長(zhǎng) 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營(yíng)商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國(guó)電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長(zhǎng)三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱(chēng)"軟通動(dòng)力")與長(zhǎng)三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉