臺積電反擊Intel:不要用老數(shù)據(jù)侮辱我
Intel如何在移動處理器市場立足?他們最大的籌碼還是自己的半導(dǎo)體工藝技術(shù),更先進(jìn)的工藝可以帶來更強的性能、更低的功耗。Intel此前表示,他們的制程工藝領(lǐng)先對手三年半,雖然沒有指名道姓,但是誰都知道說的就是臺積電。如今臺積電也要反擊了,指責(zé)Intel之前所用的臺積電工藝數(shù)據(jù)圖是過時的數(shù)據(jù),臺積電的工藝并不比Intel差多少。
在日前的一次會議上,臺積電創(chuàng)始人兼董事長張忠謀表示,通常他們不會評論其他公司的技術(shù),但是Intel之前的宣傳有誤,因此他不得不讓臺積電副總MarkLiu作出解釋。
600)this.style.width=600;" border="0" />
如圖所示,橫坐標(biāo)是工藝節(jié)點,靠前的數(shù)字如32nm、22nm、14nmFF是Intel的制程工藝,而28、20、16FF是臺積電的制程工藝??v坐標(biāo)是邏輯電路的核心面積,其中藍(lán)色曲線是Intel制程工藝與面積的走勢圖,灰色的是Intel之前PPT上的臺積電的走勢,但是臺積電指出,Intel引用的資料是錯誤的,已經(jīng)過時了,紅色曲線才是臺積電真正的走勢圖,Intel的資料夸大了二者之間的差距。
按照規(guī)劃,臺積電今年會量產(chǎn)20nm工藝,但是20nm不會持續(xù)很久,一年后的2015年臺積電就會上馬16nmFinFET工藝,因為16nm與20nm工藝是后端兼容的,而FinFET鰭式晶體管(Intel的說法是3D晶體管)可以大幅改善電路性能,核心面積也能縮小15%。MarkLiu表示他們的16nm工藝是晶體管密度最大的制程工藝。
臺積電也不得不承認(rèn)的是在16nmFF工藝之前,Intel確實有工藝優(yōu)勢,不過差距在縮小,16nmFF工藝只落后Intel一點,而到了10nm節(jié)點臺積電會啟用第三代FinFET工藝,該技術(shù)能帶來業(yè)界領(lǐng)先的性能與晶體管密度。