就像當初“工業(yè)學大慶,農(nóng)業(yè)學大寨”一樣,現(xiàn)在全電子業(yè)都在學習“聯(lián)發(fā)科”模式。勝者為王,敗者為寇,聯(lián)發(fā)科Turn key方式的完勝讓所有的電子業(yè)者開始反思自己的業(yè)務模式,并對自身的業(yè)務模式進行改革。
在這種趨勢下,如今電子業(yè)供應鏈上的所有環(huán)節(jié)都在往前跨一大步。Foundry廠商早就不只做代工了,現(xiàn)在還為芯片廠商提供后端設(shè)計和IP等多種服務;而ASIC設(shè)計服務公司早已不滿足于僅為芯片公司提供后端設(shè)計,已將觸角伸向芯片公司的核心技術(shù)領(lǐng)域——前端設(shè)計,為芯片公司提供交芯片的Turn key服務;ASIC/ASSP芯片公司呢,以聯(lián)發(fā)科為鼻祖,是Turn key的始創(chuàng)者,為整機廠商提供交板子的服務;那么整機廠商呢,早就開始為運營商提供一攬子方案了,或者為消費者創(chuàng)造越來越多的意想不到的應用。
張宇清:聯(lián)發(fā)科的Turn key模式,不是人人都能做到的,需要有相當?shù)膶嵙Α?/FONT>
“然而,要向聯(lián)發(fā)科一樣提供成熟的Turn key方案,不是人人都能做到的,需要有相當?shù)膶嵙?。?strong>賽靈思公司亞太區(qū)市場及應用總監(jiān)張宇清說道,“除了芯片外,還要包括軟件、IP以及創(chuàng)新上的實力?!?
在芯片同業(yè)者紛紛開始轉(zhuǎn)向Turn key模式時,作為以靈活應用為宗旨的FPGA廠商也開始行動了,而賽靈思成為FPGA領(lǐng)域的先行者,他要通過革命來打破多年來工程師使用FPGA的習慣與障礙,這一變革就是推出“目標設(shè)計平臺”。年初,他們向業(yè)界展示了“目標設(shè)計平臺”的概念,而近日他們按計劃已將這種目標設(shè)計平臺的基礎(chǔ)平臺交付使用。所謂的“目標設(shè)計平臺”,是指FPGA廠商提供的不再是芯片,而是集成FPGA廠商所擁有的芯片、開發(fā)板、評估板(已做好預驗證)、基礎(chǔ)IP和生態(tài)鏈,為客戶提供更完善的服務,減少了很多以前需要由工程師自己做的事情?!耙郧暗墓こ處熜枰獜目碏PGA的基礎(chǔ)文件入手,要全面了解了FPGA芯片后才能開始設(shè)計?!睆堄钋逭f道,“現(xiàn)在不同了,有了我們的目標設(shè)計平臺,他們可以‘開箱即用’,省掉了他們的很多工作,也就是說我們將底層的很多工作都做完了,工程師只用關(guān)注為他們帶來競爭優(yōu)勢的差異化的功能?!?
賽靈思目標設(shè)計平臺包括基礎(chǔ)平臺、特定領(lǐng)域平臺和特定市場專用平臺3個部分?;A(chǔ)平臺包括Virtex-6和Spartan-6器件、基礎(chǔ)IP、設(shè)計軟件以及基礎(chǔ)開發(fā)板;基礎(chǔ)平臺之上的特定領(lǐng)域平臺通常集成一組可預測的、可靠且智能的專用技術(shù),包括嵌入式、DSP、連接性、專用IP以及FMC子卡;特定領(lǐng)域平臺之上的特定市場平臺則綜合多種相關(guān)技術(shù),可幫助軟件或硬件開發(fā)人員快速構(gòu)建并運行特殊的應用或解決方案,針對特定市場而優(yōu)化。
“我們擁有很多非常先進的IP,比如高速串行收發(fā)器、PCIe、DDR3存儲控制器、千兆以太網(wǎng)以及 DVI、LVDS、HDMI等,這些IP很多時候都沒有很好地被用戶采用,現(xiàn)在我們在目標設(shè)計平臺針對不同的應用將這些IP嵌入,這樣為用戶減少很多研發(fā)工作,也節(jié)省了成本?!睆堄钋逭f道。他解釋,其實,這個概念所包含的內(nèi)容或者元素是早就已經(jīng)存在的,比如已經(jīng)談到的基礎(chǔ)開發(fā)板、FPGA器件等等,它們以前都是作為分離的部分存在的。但是客戶更希望我們把基礎(chǔ)開發(fā)、參考設(shè)計等分離元素打包在一起,以一種統(tǒng)一方案的形式提供給他們,這就是我們提出目標設(shè)計平臺的初衷?!霸谀壳暗慕?jīng)濟環(huán)境之下,客戶希望獲得低成本的完整開發(fā)平臺,從而將資源專注到做優(yōu)化差異化的設(shè)計,這也是我們現(xiàn)在推出目標設(shè)計平臺概念的原因?!彼忉尩?。
那么,這種面向特定應用的目標設(shè)計平臺,會不會影響FPGA本身的靈活應用特點呢?張宇清答道:“不會。因為這個平臺是可擴展的,當用戶需要增加其它功能時,可以在上面繼續(xù)擴展,不會限制用戶的應用?!?
此次賽靈思投入使用的是目標設(shè)計平臺中的底層“基礎(chǔ)平臺”。基礎(chǔ)級目標設(shè)計平臺在完全集成的評估套件中融合了ISE設(shè)計套件 11.2版本、擴展的IP系列以及面向Virtex-6或Spartan-6 FPGA的預驗證參考設(shè)計,可幫助設(shè)計團隊大幅縮短開發(fā)時間。此次推出的包括Virtex-6 FPGA ML605 評估套件和Spartan-6 FPGA SP601 評估套件。該套件開箱即用,為設(shè)計人員提供了設(shè)計所需的各種要素,不管是 FPGA 新手還是經(jīng)驗豐富的FPGA老用戶,都能快速實現(xiàn)目標設(shè)計。此外,該基礎(chǔ)目標設(shè)計平臺套件具有內(nèi)置可擴展性和插入式擴展性(集成FMC子卡),為快速部署面向連接、嵌入式和數(shù)字信號處理 (DSP) 等應用的特定領(lǐng)域?qū)S闷脚_套件,奠定了基礎(chǔ)。按照賽靈思的計劃,第二層特定領(lǐng)域平臺將在基礎(chǔ)平臺發(fā)布后三到六個月后發(fā)布。
賽靈思基礎(chǔ)目標設(shè)計平臺旨在滿足邏輯和連接設(shè)計人員的需求,其評估套件涵蓋了幾乎所有系統(tǒng)設(shè)計所需的基本構(gòu)建模塊,可滿足多種不同市場和應用需求?;A(chǔ)平臺中集成了預驗證的關(guān)鍵系統(tǒng)功能,通過充分協(xié)同使用這些功能,設(shè)計人員可將傳統(tǒng)設(shè)計方法所需的開發(fā)時間縮短一半。參考設(shè)計可引導設(shè)計人員采用最佳實踐方法,把客戶定制元素集成到基礎(chǔ)設(shè)計中,并實施諸如 DDR2 與 DDR3存儲器接口、高速串行 I/O 以及片上時鐘資源等各種高級特性。而開發(fā)板示意圖及布局文件則有助于進一步優(yōu)化他們的設(shè)計工作。
特別需要指出的是,新的 ISE 設(shè)計套件 11.2不僅同時支持 Virtex-6 與 Spartan-6 FPGA 系列套件,而且還能與 Cadence 設(shè)計系統(tǒng)公司、Mentor Graphics 公司和Synopsys 公司等推出的最新軟件協(xié)同使用?!耙虼耍繕嗽O(shè)計平臺并不與其它設(shè)計工具沖突,相反,它可以非常方便地與其它生態(tài)系統(tǒng)上的工具協(xié)同使用。”張宇清強調(diào)。
賽靈思最后將要帶給客戶的是第三層——特定市場平臺,這一平臺完成后,可幫助軟件或硬件開發(fā)人員快速構(gòu)建并運行特殊的應用或解決方案。特定市場平臺主要針對有線/無線通信、汽車、消費、音頻視頻廣播和工業(yè)、醫(yī)療等特定市場而優(yōu)化,集成了基礎(chǔ)平臺和領(lǐng)域?qū)S闷脚_的資源,同時還提供客戶專用軟件和硬件設(shè)計中用得到的更高級組件?!拔覀冏詈蟮哪繕耸?,幫助用戶完成他們傳統(tǒng)上工作量的80%,而剩下的20%工作量,主要是客戶用來創(chuàng)造一些差異化的功能,從而快速幫助客戶提升競爭力?!睆堄钋灞硎?。[!--empirenews.page--]