臺積電預(yù)計明年導(dǎo)入量產(chǎn)的3D架構(gòu)多晶片技術(shù)CoWoS,已獲Altera采用
晶圓代工龍頭臺積電(2330)預(yù)計明年將導(dǎo)入量產(chǎn)的3D架構(gòu)多晶片技術(shù)CoWoS,已獲得大客戶可程式邏輯閘陣列(FPGA)大廠阿爾特拉(Altera)采用,雙方將整合晶圓制造及封裝測試等技術(shù),共同開發(fā)出全球首顆整合多元晶片技術(shù)的三維積體電路(Heterogeneous3DIC)測試晶片。
臺積電布局的CoWoS系一種整合生產(chǎn)技術(shù),先將半導(dǎo)體晶片透過ChiponWafer(CoW)的封裝制程連接至矽晶圓,再把此CoW晶片與IC基板連結(jié),整合而成CoW-on-Substrate(CoWoS)。將半導(dǎo)體連結(jié)于有厚度的晶圓片上的作法,可以避免在生產(chǎn)過程中造成扭曲變形的情況,臺積電計畫提供CoWoS生產(chǎn)技術(shù)全方位的整合服務(wù),明年可開始進入生產(chǎn)階段。
臺積電在28奈米世代提供的2.5DIC,已獲得另一家FPGA大廠賽靈思(Xilinx)采用。這次推出的CoWoS技術(shù)則是首顆3DIC架構(gòu)晶片,而首家與臺積電合作的業(yè)者則是阿爾特拉。
臺積電指出,此項創(chuàng)新技術(shù)系將類比、邏輯、記憶體等各種不同晶片技術(shù)堆疊于單一晶片上組合而成,可協(xié)助半導(dǎo)體產(chǎn)業(yè)超越摩爾定律的發(fā)展規(guī)范,CoWoS整合生產(chǎn)技術(shù)能夠提供開發(fā)3DIC技術(shù)的半導(dǎo)體公司一套完整的解決方案,包括從前端晶圓制造到后端封裝測試的整合服務(wù)。