SoC FPGA進(jìn)入64位時(shí)代 Altera四核A53處理器明年量產(chǎn)
從水平的FPGA供應(yīng)商,變?yōu)樵诓煌?xì)分市場(chǎng)都有自己業(yè)務(wù)的垂直應(yīng)用供應(yīng)商,再到提供集成“微處理器+DSP+專用IP+可編程架構(gòu)”的混合系統(tǒng)架構(gòu),Altera的產(chǎn)品演進(jìn)思路體現(xiàn)了市場(chǎng)發(fā)展的最新變化。日前,該公司宣布其采用Intel 14nm三柵極工藝制造的Stratix 10 SoC器件將具有高性能四核64位ARM Cortex-A53處理器系統(tǒng)。
Altera嵌入式處理營(yíng)銷資深總監(jiān)Chris Balough說,ARM Cortex-A53處理器是SoC FPGA最先使用的64位處理器,具有很多重要的特性,包括支持虛擬化、256TB存儲(chǔ)、支持ECC的L1和L2高速緩存等。而且,Cortex-A53內(nèi)核能夠運(yùn)行在32位模式下,無需修改就可以運(yùn)行此前在Cortex-A9上工作的操作系統(tǒng)和代碼,便于28nm和20nm SoC FPGA客戶能夠平滑的進(jìn)行升級(jí)。
Altera Stratix 10 SoC采用Intel 14nm三柵極工藝和增強(qiáng)高性能體系結(jié)構(gòu),可編程邏輯性能超過1GHz。該公司稱,其內(nèi)核性能比當(dāng)前高端28nm FPGA提高了兩倍,數(shù)據(jù)吞吐量要比當(dāng)今性能最好的SoC FPGA還要高出6倍,應(yīng)用包括數(shù)據(jù)中心計(jì)算加速、雷達(dá)系統(tǒng)和通信基礎(chǔ)設(shè)施等。嵌入式開發(fā)人員可通過采用具有ARM Development Studio 5(DS-5) Altera版工具包的Altera SoC嵌入式設(shè)計(jì)套裝EDS,以及面向OpenCL的軟件開發(fā)套件(SDK)開發(fā)異構(gòu)系統(tǒng)。
“提高器件的每瓦性能將會(huì)是Altera未來非常關(guān)注的發(fā)展方向之一。因?yàn)闊o論何種應(yīng)用,管理功耗(從而管理成本)將是他們面臨的一個(gè)關(guān)鍵問題。”Chris Balough表示,F(xiàn)PGA器件的優(yōu)勢(shì)在于可以定制硬件,通過并行功能極大的提高了吞吐量,開銷小,非常適合完成相應(yīng)的處理步驟,以幫助客戶降低運(yùn)營(yíng)成本(降低能耗),以及材料成本(少量購(gòu)買風(fēng)扇就可以實(shí)現(xiàn)系統(tǒng)散熱)。
FPGA進(jìn)入64位時(shí)代 Altera四核A53處理器明年量產(chǎn)0' />
Altera Stratix 10 SoC通用異構(gòu)計(jì)算平臺(tái)