凌陽(yáng)核心科技已采用SpringSoft產(chǎn)品來(lái)加速其原型驗(yàn)證流程
摘要: 專業(yè)芯片設(shè)計(jì)軟件的全球供貨商SpringSoft今天宣布,凌陽(yáng)核心科技(SCT)已采用SpringSoft的 ProtoLink™ Probe Visualizer 產(chǎn)品來(lái)加速其監(jiān)控芯片的原型驗(yàn)證流程。這些從事可程序化編碼平臺(tái)的臺(tái)灣芯片設(shè)計(jì)公司的工程師們,已開(kāi)始感受到在65納米設(shè)計(jì)原型中偵錯(cuò)效率的飛速成長(zhǎng)。
關(guān)鍵字: SpringSoft, 凌陽(yáng)核心科技, 芯片, 嵌入式處理器
專業(yè)芯片設(shè)計(jì)軟件的全球供貨商SpringSoft今天宣布,凌陽(yáng)核心科技(SCT)已采用SpringSoft的 ProtoLink™ Probe Visualizer 產(chǎn)品來(lái)加速其監(jiān)控芯片的原型驗(yàn)證流程。這些從事可程序化編碼平臺(tái)的臺(tái)灣芯片設(shè)計(jì)公司的工程師們,已開(kāi)始感受到在65納米設(shè)計(jì)原型中偵錯(cuò)效率的飛速成長(zhǎng)。
凌陽(yáng)核心科技生產(chǎn)可廣泛應(yīng)用在多媒體上的32位嵌入式處理器以及VLIW架構(gòu)的DSP芯片,并提供了包括網(wǎng)絡(luò)、聲音、影像編譯碼器(Codec)在內(nèi)的種種強(qiáng)大功能。為了確保這些芯片正確的運(yùn)作,S2C的FPGA原型板被用來(lái)進(jìn)行硬件驗(yàn)證、軟件整合,以及針對(duì)IP模塊、設(shè)計(jì)模塊、和整體芯片間的系統(tǒng)驗(yàn)證。另借由采用SpringSoft的ProtoLink Probe Visualizer 及其能與S2C原型板鏈接偵錯(cuò)的功能,凌陽(yáng)核心科技的工程師們得以提高設(shè)計(jì)中的信號(hào)能見(jiàn)度,并大幅簡(jiǎn)化在高速低耗能芯片與數(shù)字相機(jī)、LCD屏幕、麥克風(fēng)、喇叭等各種系統(tǒng)間的連接接口之偵錯(cuò)流程。
在最近的設(shè)計(jì)項(xiàng)目中,SpringSoft的ProtoLink Probe Visulizer讓凌陽(yáng)核心科技的工程師們得以在多達(dá)一千五百萬(wàn)的頻率周期中擷取四百個(gè)以上的信號(hào),并僅僅花費(fèi)數(shù)分鐘就能增加或改變十個(gè)以上的信號(hào)探測(cè)點(diǎn) ── 節(jié)省了原本需要花費(fèi)工程師數(shù)個(gè)小時(shí)重新設(shè)定的時(shí)間;同時(shí)藉由使用SpringSoft的自動(dòng)偵錯(cuò)產(chǎn)品Verdi™ Automated Debug System,便能在緩存器交換層次(RTL)迅速的找出設(shè)計(jì)錯(cuò)誤發(fā)生的真正原因。除此之外,工程師們不再需要手動(dòng)比對(duì)邏輯門層次(Gate-level)和緩存器交換層次間不同的程序代碼來(lái)進(jìn)行偵錯(cuò),這種FPGA廠商提供的傳統(tǒng)偵錯(cuò)方法極易發(fā)生錯(cuò)誤且會(huì)耗費(fèi)大量時(shí)間。
凌陽(yáng)核心科技李桓瑞技術(shù)長(zhǎng)指出:“現(xiàn)今多媒體芯片拓展了功能性和系統(tǒng)整合的界線,并為下一世代的高質(zhì)量智能監(jiān)控系統(tǒng)帶來(lái)動(dòng)能。因?yàn)檫@些芯片比以前更復(fù)雜,如今原型驗(yàn)證已成了芯片開(kāi)發(fā)方法中非常關(guān)鍵的一部份。正當(dāng)目前FPGA廠商提供的偵錯(cuò)方法無(wú)法適當(dāng)應(yīng)付這種重大的挑戰(zhàn)時(shí),SpringSoft的ProtoLink Probe Visulizer 幫助我們減輕了這個(gè)驗(yàn)證上的重?fù)?dān) ──它提供了更好的信號(hào)能見(jiàn)度,并縮短了三分之二的偵錯(cuò)時(shí)間,使得整個(gè)偵錯(cuò)周期能在一周內(nèi)迅速的完成。”
SpringSoft資深處長(zhǎng)茅華表示:“對(duì)于像凌陽(yáng)核心科技這類的公司來(lái)說(shuō),設(shè)法不讓設(shè)計(jì)的復(fù)雜度和調(diào)試程序成為原型驗(yàn)證上的障礙是極重要的事。ProtoLink 使用了直覺(jué)并以軟件為基礎(chǔ)的技術(shù),能夠有效的降低在FPGA原型板上進(jìn)行設(shè)定、確認(rèn)、偵錯(cuò)所花費(fèi)的時(shí)間和人力,而能更快速的將設(shè)計(jì)原型運(yùn)用在驗(yàn)證周期中。我們很榮幸看到凌陽(yáng)核心科技的工程師們達(dá)成目標(biāo),并對(duì)繼續(xù)使用ProtoLink Probe Visulizer 在新的設(shè)計(jì)項(xiàng)目中,以獲得更佳的產(chǎn)能和有效縮短上市時(shí)間的優(yōu)勢(shì)充滿信心?!?/P>