ADI推出數(shù)模轉(zhuǎn)換器簡化FPGA接口AD9128
21ic訊 Analog Devices, Inc.最近推出一款性能領先的16位、1.25 GSPS發(fā)射DAC AD9128,該器件內(nèi)置復數(shù)數(shù)字調(diào)制功能,并采用JESD204A兼容型串行輸入。AD9128的高速串行接口大大簡化并改善了典型系統(tǒng)實施方案中DAC與FPGA之間的數(shù)據(jù)連接。
高性能FPGA在以數(shù)據(jù)為中心的無線和有線通信、雷達、航空電子和醫(yī)療成像應用中日益廣泛地用作處理器。FPGA廣受青睞源于其先天優(yōu)勢:系統(tǒng)開發(fā)更簡單、上市時間更短、處理速度更快以及具備即時可編程能力。不過對于更高分辨率、1 GSPS以上的數(shù)據(jù)轉(zhuǎn)換器應用,由于接口比特率限制、互聯(lián)布局復雜性和并行接口電路板空間要求,針對FPGA的數(shù)據(jù)輸入和輸出一直是設計瓶頸。JESD204專為克服這些限制而開發(fā),它定義了穩(wěn)定可靠的高速串行接口,該接口可擴展且支持多個Gbps范圍內(nèi)的數(shù)據(jù)速率。ADI致力于在超高速數(shù)據(jù)轉(zhuǎn)換器技術(shù)中采用此標準,另外FPGA制造商也在積極地將此協(xié)議集成到高性能平臺中。
JESD204A兼容型AD9128提供高采樣速率和高動態(tài)范圍,可產(chǎn)生最高達奈奎斯特頻率的多載波,內(nèi)置片內(nèi)32位NCO(數(shù)控振蕩器)等特性,從而允許靈活地放置IF(中間頻率),進行復數(shù)數(shù)字調(diào)制、增益和失調(diào)補償。4線式串行端口接口可對許多器件的內(nèi)部參數(shù)和功能進行編程和回讀。AD9128支持GSM、WCDMA、TD-SCDMA、CDMA2000、WiMAX和LTE無線通信標準。
AD9128用于發(fā)射信號鏈IF合成的雙通道16位DAC
• 1.25 GSPS能力支持最高可達500 MHz的IF帶寬
• 極佳的動態(tài)范圍:
80 dBc(fDAC = 200 MSPS,fOUT = 50 MHz)
72 dBc(fDAC = 800 MSPS,fOUT = 70 MHz)
• 單載波W-CDMA ACLR:82 dBc(122.88 MHz中頻)
• 新穎的2×/4×/8×插值器/復數(shù)調(diào)制器允許將載波放在DAC帶寬中的任意位置
• 可調(diào)模擬輸出:8.7 mA至31.7 mA,RL = 25 Ω至50 Ω
• 4通道高速JESD204A串行鏈路(每個通道可達3.125 Gbps)