業(yè)界首個基礎(chǔ)目標(biāo)設(shè)計平臺(賽靈思)
賽靈思公司(Xilinx, Inc.)宣布隆重推出賽靈思基礎(chǔ)目標(biāo)設(shè)計平臺, 致力于加速基于其Virtex®-6 和 Spartan®-6 現(xiàn)場可編程門陣列 (FPGA) 的片上系統(tǒng) (SoC) 解決方案的開發(fā)。這款基礎(chǔ)級目標(biāo)設(shè)計平臺在完全集成的評估套件中融合了 ISE® 設(shè)計套件 11.2版本、擴展的IP系列以及面向Virtex-6或Spartan-6 FPGA的預(yù)驗證參考設(shè)計,可幫助設(shè)計團隊大幅縮短開發(fā)時間,從而集中工程設(shè)計資源以提高產(chǎn)品差異化。
新型 Virtex-6 FPGA 與 Spartan-6 FPGA 評估套件是賽靈思 在2009 年內(nèi)將推出的一系列套件中的首批產(chǎn)品,旨在利用賽靈思推出的最新一代可編程技術(shù)簡化 SoC 的評估與開發(fā)。該套件開箱即用,為設(shè)計人員提供了設(shè)計所需的各種要素,不管是 FPGA 新手還是經(jīng)驗豐富的FPGA老用戶,都能實現(xiàn)最佳性能、最低功耗、最高帶寬和最豐富特性的完美組合。此外,該基礎(chǔ)目標(biāo)設(shè)計平臺套件具有內(nèi)置可擴展性和插入式擴展性,為快速部署賽靈思面向連接、嵌入式和數(shù)字信號處理 (DSP) 等應(yīng)用的領(lǐng)域?qū)S闷脚_套件, 奠定了堅實的基礎(chǔ)。
賽靈思基礎(chǔ)平臺
“賽靈思基礎(chǔ)平臺是一個完整的FPGA 開發(fā)環(huán)境,反映了傳統(tǒng)硬件設(shè)計人員的工作方式。該平臺使設(shè)計人員能立即獲得新型 Spartan-6 或 Virtex-6 FPGA 系列、工具、IP 及開發(fā)板,而且實現(xiàn)智能集成,大大提高他們的工作效率?!辟愳`思全球營銷與業(yè)務(wù)發(fā)展高級副總裁 Vin Ratford 先生介紹說,“設(shè)計人員可利用通用 IP 和參考設(shè)計縮短設(shè)計時間,提高工作效率,這種優(yōu)勢顯然大大優(yōu)于傳統(tǒng)按需購買的設(shè)計方法。通過縮短開發(fā)應(yīng)用基礎(chǔ)設(shè)施所需的時間,設(shè)計人員得以把更多的時間用于下一代系統(tǒng)的創(chuàng)新,為他們的設(shè)計帶來更多的價值?!?/p>
賽靈思基礎(chǔ)目標(biāo)設(shè)計平臺或基礎(chǔ)平臺旨在滿足邏輯和連接設(shè)計人員的需求,其評估套件涵蓋了幾乎所有系統(tǒng)設(shè)計所需的基本構(gòu)建模塊,可滿足多種不同市場和應(yīng)用需求?;A(chǔ)平臺中集成了預(yù)驗證的關(guān)鍵系統(tǒng)功能,通過充分協(xié)同使用這些功能,設(shè)計人員可將傳統(tǒng)設(shè)計方法所需的開發(fā)時間縮短一半。參考設(shè)計可引導(dǎo)設(shè)計人員采用最佳實踐方法,把定制元素集成到基礎(chǔ)設(shè)計中,并實施諸如 DDR2 與 DDR3存儲器接口、高速串行 I/O 以及片上時鐘資源等各種高級特性。而開發(fā)板示意圖及布局文件則有助于進一步優(yōu)化他們的設(shè)計工作。
新的 ISE 設(shè)計套件 11.2不僅同時支持 Virtex-6 與 Spartan-6 FPGA 系列套件,而且能與 Cadence 設(shè)計系統(tǒng)公司、Mentor Graphics 公司和Synopsys 公司等推出的最新軟件協(xié)同使用。ISE 設(shè)計套件 11.2 使邏輯、DSP、嵌入式軟/硬件設(shè)計人員和系統(tǒng)集成商能充分發(fā)揮 Virtex-6 和 Spartan-6 FPGA 的新特性與新功能,使優(yōu)化的設(shè)計環(huán)境與賽靈思基礎(chǔ)目標(biāo)設(shè)計平臺,以及未來領(lǐng)域?qū)S闷脚_實現(xiàn)完美匹配。
“開箱即用”設(shè)計
Virtex-6 與 Spartan-6 FPGA 評估套件提供完全集成的基礎(chǔ)平臺,支持多種不同市場的和應(yīng)用:
• Virtex-6 FPGA ML605 評估套件是一個采用 Virtex-6 LX240T FPGA 開發(fā)高級系統(tǒng)設(shè)計方案的功能齊全、高度可擴展的環(huán)境,主要面向有線通信、無線基礎(chǔ)設(shè)施、廣播及其它高性能應(yīng)用。它支持的系統(tǒng)級功能包括高速串行收發(fā)器、PCIe® Gen2 端點、DDR3 存儲器控制、千兆以太網(wǎng)以及 DVI 等。
• Spartan-6 FPGA SP601 評估套件是一個采用 Spartan-6 LX16 FPGA 開發(fā)消費類、信息娛樂、視頻及其它低成本、低功耗應(yīng)用的低成本入門級環(huán)境。它支持的系統(tǒng)設(shè)計功能包括 DDR2 存儲器控制、閃存、以太網(wǎng)、通用 I/O 以及 UART 等。
內(nèi)置可擴展性與最高靈活性
“賽靈思基礎(chǔ)平臺包括芯片、工具、IP 以及開發(fā)板,為快速創(chuàng)建高性能 PCI Express 應(yīng)用提供了一個完整的平臺?!盢orthwest Logic 公司總裁 Brian Daellenbach 先生指出,“Northwest Logic 正在該平臺上集成其簡便易用的高性能PCI Express DMA 引擎。這種 DMA 引擎將配合演示應(yīng)用和驅(qū)動程序,形成一個完整的基于新型 Spartan-6 與 Virtex-6 FPGA 基礎(chǔ)平臺的連接目標(biāo)參考設(shè)計 (Connectivity Targeted Reference Design)。賽靈思客戶使用這種目標(biāo)參考設(shè)計可顯著縮短系統(tǒng)開發(fā)時間、簡化集成工作,從而加速產(chǎn)品上市進程?!?/p>
Virtex-6 與 Spartan-6 FPGA 評估套件在設(shè)計時就考慮到了可擴展性和靈活性最大化的問題,因此采用了統(tǒng)一的開發(fā)板戰(zhàn)略和開放式平臺實施方案。上述基礎(chǔ)平臺套件的推出是業(yè)界的一個里程碑,標(biāo)志著賽靈思在所有開發(fā)板開發(fā)中都采用了業(yè)界標(biāo)準(zhǔn)的 FPGA 子卡 (FMC) 。這種基于標(biāo)準(zhǔn)的方案能最大限度地提高專用 IP、組件以及基礎(chǔ)板的設(shè)計效率,F(xiàn)MC 連接器可連接至賽靈思及其第三方組件與開發(fā)板供應(yīng)商網(wǎng)絡(luò)聯(lián)合推出的子卡擴展上,這些供應(yīng)商包括安富利電子、Curtiss-Wright控制嵌入式計算公司、凌力爾特公司(Linear Technology)以及 Northwest Logic公司 等。此外,評估套件還為所有賽靈思目標(biāo)設(shè)計平臺提供了可擴展的交付機制,其中包括了今年晚些時候?qū)⑼瞥龅念I(lǐng)域?qū)S闷脚_套件,能夠利用 Virtex-6 與 Spartan-6 FPGA 滿足連接、嵌入式 以及 DSP 應(yīng)用開發(fā)的需求。
設(shè)計師可通過于2009年10月到2010年2月在全球各地舉辦的 X-fest系列技術(shù)研討會了解如何使用基于Virtex-6 與 Spartan-6 FPGA賽靈思目標(biāo)設(shè)計平臺。
價格與供貨情況
基于Virtex-6和Spartan-6 FPGA的賽靈思基礎(chǔ)目標(biāo)設(shè)計平臺可以利用 ISE 設(shè)計套件 11 以及 Virtex-6 與 Spartan-6 FPGA 評估套件進行 SoC 應(yīng)用開發(fā)。Spartan-6 FPGA SP601 評估套件目前可通過賽靈思網(wǎng)站或分銷商進行訂購,定價為 295 美元。Virtex-6 FPGA ML605 評估套件將于 7 月底開始接受訂購,定價為 1995 美元。
ISE 設(shè)計套件 11 的全功能版本將作為 Virtex-6 FPGA 套件的一部分推出,器件支持僅限于 Vitex-6 LX240T-FF1156。Spartan-6 FPGA 套件包括 ISE 設(shè)計套件 11 WebPACK™ 軟件。ISE 設(shè)計套件作為獨立產(chǎn)品另外提供,可提供全面的器件支持,邏輯版本的起價為 2995 美元??蛻艨蓮?strong>賽靈思網(wǎng)站免費下載 ISE 設(shè)計套件 11 的全功能 30 天評估版本。