動(dòng)態(tài)可重構(gòu)可穿戴計(jì)算機(jī)軟件平臺(tái)的設(shè)計(jì)與實(shí)現(xiàn)
基于FPGA動(dòng)態(tài)可重構(gòu)技術(shù)的二模冗余MIPS處理器
基于Xilinx FPGA的部分動(dòng)態(tài)可重構(gòu)技術(shù)的信號(hào)解調(diào)系統(tǒng)
動(dòng)態(tài)可重構(gòu)的智能光載無(wú)線接入技術(shù)
基于FPGA部分動(dòng)態(tài)可重構(gòu)的信號(hào)解調(diào)系統(tǒng)的實(shí)現(xiàn)
基于FPGA數(shù)據(jù)流控制動(dòng)態(tài)可重構(gòu)的實(shí)現(xiàn)
基于FPGA數(shù)據(jù)流控制動(dòng)態(tài)可重構(gòu)的實(shí)現(xiàn)
基于動(dòng)態(tài)可重構(gòu)FPGA的容錯(cuò)技術(shù)研究
PAD在接收機(jī)動(dòng)態(tài)可重構(gòu)結(jié)構(gòu)中的應(yīng)用設(shè)計(jì)
IMEC授權(quán)東芝動(dòng)態(tài)可重構(gòu)處理器技術(shù)
使用樂鑫esp32s3實(shí)現(xiàn)網(wǎng)絡(luò)對(duì)講,組群撥號(hào)通話的軟件開發(fā)
預(yù)算:¥110000