增強(qiáng)型電荷耦合器件(Intensified Charge Coupled Device,簡(jiǎn)稱ICCD)作為一種數(shù)據(jù)采集部件,因其采集光譜數(shù)據(jù)量大,快。
引言 在冶金行業(yè)中,絕大部分控制信息的傳遞基本上都是依靠總線進(jìn)行的,通過總線還可以實(shí)現(xiàn)對(duì)各個(gè)生產(chǎn)加工環(huán)節(jié)的實(shí)時(shí)監(jiān)控,所以總線技術(shù)無處不在,其中VME計(jì)算機(jī)因其支持多個(gè)CPU,64位的尋址和數(shù)據(jù)傳輸能力,IEC 2
劉彩霞 賀占莊 西安微電子技術(shù)研究所O 引 言在雷達(dá)的控制和數(shù)據(jù)采集系統(tǒng)中通常采用并行數(shù)據(jù)總線方式進(jìn)行控制信號(hào)傳輸和數(shù)據(jù)交換。在以往的設(shè)計(jì)中,大量使用中小規(guī)模集成電路及分立元件搭建總線數(shù)據(jù)采集和控制功能模塊
摘要:介紹一種基于雙口RAM的LonWorks現(xiàn)場(chǎng)總線智能通信節(jié)點(diǎn)的設(shè)計(jì)方法,并給出詳細(xì)的設(shè)計(jì)步驟、硬件及軟件實(shí)現(xiàn)。通過此LonWorks智能通信節(jié)點(diǎn),能夠完成RS-232-C/RS-485標(biāo)準(zhǔn)與LonTalk協(xié)議間的轉(zhuǎn)換提供RS-232-C/RS-485
本文旨在研究基于FPGA技術(shù)對(duì)嵌入式SoC系統(tǒng)進(jìn)行在線監(jiān)控的方法。設(shè)計(jì)了一個(gè)FPGA片上通信系統(tǒng),該系統(tǒng)內(nèi)部固化基于UART接口的Modbus通訊協(xié)議棧,可通過串口與PC上位機(jī)進(jìn)行通信;且采用雙口RAM作為與監(jiān)控對(duì)象間共享的數(shù)據(jù)緩存區(qū),通過中斷機(jī)制實(shí)現(xiàn)數(shù)據(jù)的同步交換,既確保了監(jiān)控?cái)?shù)據(jù)的實(shí)時(shí)性,也避免了嵌入式系統(tǒng)因處理監(jiān)控通信過程而帶來性能損失。采用VHDL語(yǔ)言設(shè)計(jì)實(shí)現(xiàn)了通信系統(tǒng)的各組成部分,在Altera的cycloneII系列芯片開發(fā)板上驗(yàn)證了方案的可行性。
摘 要:介紹了一種利用雙口RAM實(shí)現(xiàn)DSP與單片機(jī)高速數(shù)據(jù)通信的方法,給出了它們之間的接口電路以及軟件實(shí)現(xiàn)方案。 關(guān)鍵詞:DSP;雙口RAM;接口電路;數(shù)據(jù)通信 1 引言 數(shù)字信號(hào)處理器(DSP)是一種適合于實(shí)現(xiàn)各種數(shù)字信
摘要:在核監(jiān)測(cè)中,常將各種傳感器輸出的信號(hào)通過A/D轉(zhuǎn)換器轉(zhuǎn)換為數(shù)字信號(hào),然后利用數(shù)字信號(hào)處理技術(shù)對(duì)各種核信號(hào)進(jìn)行數(shù)字處理。為了準(zhǔn)確測(cè)量核信號(hào)數(shù)字波形的各種參數(shù),對(duì)基于FPGA雙口RAM的數(shù)字示波器進(jìn)行了設(shè)計(jì)和
摘要 以MPC8313E芯片為平臺(tái),介紹了一個(gè)基于嵌入式Linux探作系統(tǒng)的雙口RAM設(shè)備驅(qū)動(dòng)。通過該設(shè)備驅(qū)動(dòng)搭建Linux服務(wù)器,利用緩存技術(shù)實(shí)時(shí)讀取FPGA雙口RAM數(shù)據(jù),最終實(shí)現(xiàn)將海量圖像數(shù)據(jù)高速上傳至PC端。 關(guān)鍵詞 嵌入式
摘要:直接轉(zhuǎn)矩控制目前已經(jīng)應(yīng)用到同步機(jī)和異步機(jī)的各種控制系統(tǒng)中,由于其采用Bang?Bang控制,長(zhǎng)控制周期將導(dǎo)致大電流和大的轉(zhuǎn)矩脈動(dòng)這兩個(gè)突出問題,要使控制性能更為優(yōu)越必然對(duì)控制周期提出更高的要求。提高控制
1引言 數(shù)字信號(hào)處理器(DSP)是一種適合于實(shí)現(xiàn)各種數(shù)字信號(hào)處理運(yùn)算的微處理器,具有下列主要結(jié)構(gòu)特點(diǎn):(1)采用改進(jìn)型哈佛(Harvard)結(jié)構(gòu),具有獨(dú)立的程序總線和數(shù)據(jù)總線,可同時(shí)訪問指令和數(shù)據(jù)空間,允許實(shí)
1引言 數(shù)字信號(hào)處理器(DSP)是一種適合于實(shí)現(xiàn)各種數(shù)字信號(hào)處理運(yùn)算的微處理器,具有下列主要結(jié)構(gòu)特點(diǎn):(1)采用改進(jìn)型哈佛(Harvard)結(jié)構(gòu),具有獨(dú)立的程序總線和數(shù)據(jù)總線,可同時(shí)訪問指令和數(shù)據(jù)空間,允許實(shí)
摘要:利用PCI專用接口芯片PCI9052和DEI1016 429總線收發(fā)芯片設(shè)計(jì)了ARINC429接口卡,采用DSP作為主控CPU完成數(shù)據(jù)自動(dòng)處理,用雙口RAM完成DSP與PCI總線數(shù)據(jù)交換。實(shí)驗(yàn)表明:所設(shè)計(jì)的接口卡傳輸效率高,可靠性好,開發(fā)
摘要:利用PCI專用接口芯片PCI9052和DEI1016 429總線收發(fā)芯片設(shè)計(jì)了ARINC429接口卡,采用DSP作為主控CPU完成數(shù)據(jù)自動(dòng)處理,用雙口RAM完成DSP與PCI總線數(shù)據(jù)交換。實(shí)驗(yàn)表明:所設(shè)計(jì)的接口卡傳輸效率高,可靠性好,開發(fā)
摘要:速度與面積的互換一直是基于FPGA設(shè)計(jì)中的一個(gè)不變的主題,在此介紹了兩種YUV分離的FPGA的實(shí)現(xiàn)方式:基于面積的實(shí)現(xiàn)和基于速度的實(shí)現(xiàn)。前者僅用一片雙口RAM串行,實(shí)現(xiàn)了YUV分離數(shù)據(jù)的輸出;后者利用流水線的思想
摘要 為適應(yīng)組合導(dǎo)航計(jì)算機(jī)系統(tǒng)的微型化、高性能度的要求,拓寬導(dǎo)航計(jì)算機(jī)的應(yīng)用領(lǐng)域,文中設(shè)計(jì)了一種基于PC104和可編程邏輯陣列器件協(xié)同合作的導(dǎo)航計(jì)算機(jī)系統(tǒng)。系統(tǒng)主要包括數(shù)據(jù)采集模塊和數(shù)據(jù)解算模塊兩部分,給出
摘要 為適應(yīng)組合導(dǎo)航計(jì)算機(jī)系統(tǒng)的微型化、高性能度的要求,拓寬導(dǎo)航計(jì)算機(jī)的應(yīng)用領(lǐng)域,文中設(shè)計(jì)了一種基于PC104和可編程邏輯陣列器件協(xié)同合作的導(dǎo)航計(jì)算機(jī)系統(tǒng)。系統(tǒng)主要包括數(shù)據(jù)采集模塊和數(shù)據(jù)解算模塊兩部分,給出
摘要:為了在高速采集時(shí)不丟失數(shù)據(jù),在數(shù)據(jù)采集系統(tǒng)和CPU之間設(shè)置一個(gè)數(shù)據(jù)暫存區(qū)。介紹雙口RAM的存儲(chǔ)原理及其在數(shù)字系統(tǒng)中的應(yīng)用。采用FPGA技術(shù)構(gòu)造雙口RAM,實(shí)現(xiàn)高速信號(hào)采集系統(tǒng)中的海量數(shù)據(jù)存儲(chǔ)和時(shí)鐘匹配。功能仿
基于FPGA的雙口RAM實(shí)現(xiàn)及應(yīng)用
點(diǎn)陣式液晶接口簡(jiǎn)單,能以點(diǎn)陣或圖形方式顯示出各種信息,因此在各種電子設(shè)計(jì)中得到廣泛應(yīng)用。但是,它的接口必須遵循一定的硬件和時(shí)序規(guī)范,根據(jù)不同的液晶驅(qū)動(dòng)器,可能需要發(fā)出不同的命令進(jìn)行控制才能顯示數(shù)據(jù)。而
摘要:為了提高PCI總線與AVR單片機(jī)之間的數(shù)據(jù)傳輸速度,利用雙口RAM通過共享的方式實(shí)現(xiàn)PCI總線與AVR單片機(jī)之間的高速數(shù)據(jù)交換。利用有限狀態(tài)機(jī)方法將PCI接口芯片局部端邏輯轉(zhuǎn)換為雙口RAM讀寫控制信號(hào)和地址數(shù)據(jù)信號(hào),