搞過產(chǎn)品的朋友都有體會(huì),一個(gè)設(shè)計(jì)看似簡(jiǎn)單,硬件設(shè)計(jì)和代碼編寫很快就搞定,但在調(diào)試過程中卻或多或少的意外,這些都是抗干擾能力不夠的體現(xiàn)?! ∠旅嬗懻撘幌氯绾巫屇愕脑O(shè)計(jì)避免走彎路: 抗干擾體現(xiàn)在2個(gè)方面,
開關(guān)量輸入輸出通道和模擬量輸入輸出通道,都是干擾竄入的渠道,要切斷這條渠道,就要去掉對(duì)象與輸入輸出通道之間的公共地線,實(shí)現(xiàn)彼此電隔離以抑制干擾脈沖。最常見的隔離器件是光電耦合器,其內(nèi)部結(jié)構(gòu)見下圖 : 具
在現(xiàn)代工業(yè)控制系統(tǒng)中,隨著變頻器等電力電子裝置的廣泛使用,系統(tǒng)的電磁干擾日益嚴(yán)重,相應(yīng)的抗干擾設(shè)計(jì)技術(shù)已經(jīng)變得越來越重要。變頻器系統(tǒng)的干擾可能導(dǎo)致變頻器無法正常工作,或者直接損害其硬件設(shè)備,給正常生產(chǎn)
一個(gè)沒有經(jīng)過仔細(xì)設(shè)計(jì)、部署和維護(hù)的WLAN網(wǎng)絡(luò),其整體性能將會(huì)大打折扣,因此發(fā)現(xiàn)和解決干擾一直是伴隨WLAN發(fā)展的任務(wù)之一。WLAN抗干擾分析今天,WLAN已經(jīng)不再僅僅是最初的一種簡(jiǎn)便的網(wǎng)絡(luò)接入方式,企業(yè)的許多重要應(yīng)
在提高硬件系統(tǒng)抗干擾能力的同時(shí),軟件抗干擾以其設(shè)計(jì)靈活、節(jié)省硬件資源、可靠性好越來越受到重視。下面以MCS-51單片機(jī)系統(tǒng)為例,對(duì)微機(jī)系統(tǒng)軟件抗干擾方法進(jìn)行研究。 1 軟件抗干擾方法的研究 在工程實(shí)踐中
凡是傳感器接口電路都存在小信號(hào)處理問題,因?yàn)閭鞲衅鞯妮敵鲆话愣际切⌒盘?hào),將其精確的放大到所需要的信號(hào)(如0~5V),并能達(dá)到所需要的技術(shù)指標(biāo),就必須注意到電路圖上未表示出來的某些問題,即抗干擾問題,在進(jìn)一步
微軟開發(fā)出了一種新型Wifi網(wǎng)絡(luò),即使面對(duì)干擾,也能保持峰值速度。它利用了新的wifi標(biāo)準(zhǔn),新標(biāo)準(zhǔn)中使用了更多的電磁波頻譜,同時(shí)也在電視廣播頻率范圍內(nèi)的未用頻譜的狹窄波段間跳躍。2008年,美國聯(lián)邦通信委員會(huì)(U.S
電子電路中,共阻抗干擾對(duì)電路的正常工作帶來很大影響。在PCB電路設(shè)計(jì)中,尤其在高頻電路的PCB設(shè)計(jì)中,必須防止地線的共阻抗所帶來的影響。通過對(duì)共阻抗干擾形式的分析,詳細(xì)介紹一點(diǎn)接地在電子電路中,特別是在高頻
在電子系統(tǒng)設(shè)計(jì)中,為了少走彎路和節(jié)省時(shí)間,應(yīng)充分考慮并滿足抗干擾性 的要求,避免在設(shè)計(jì)完成后再去進(jìn)行抗干擾的補(bǔ)救措施。形成干擾的基本要素有三個(gè): (1)干擾源,指產(chǎn)生干擾的元件、設(shè)備或信號(hào),用數(shù)學(xué)語言描
影響單片機(jī)系統(tǒng)可靠安全運(yùn)行的主要因素主要來自系統(tǒng)內(nèi)部和外部的各種電氣干擾,并受系統(tǒng)結(jié)構(gòu)設(shè)計(jì)、元器件選擇、安裝、制造工藝影響。這些都構(gòu)成單片機(jī)系統(tǒng)的干擾因素,常會(huì)導(dǎo)致單片機(jī)系統(tǒng)運(yùn)行失常,輕則影響產(chǎn)品質(zhì)量
由于經(jīng)檢波輸出電路的輸出信號(hào)大多數(shù)是正極性的, 正極性視頻全電視信號(hào)的幅度分離電路如圖8-3中V2, 其工作原理同圖8 - 2。 其中晶體管V2采用PNP型的, 當(dāng)向下的同步頭來到時(shí)它可以導(dǎo)通。 其余時(shí)間截止。 輸出電阻接在
由于經(jīng)檢波輸出電路的輸出信號(hào)大多數(shù)是正極性的, 正極性視頻全電視信號(hào)的幅度分離電路如圖8-3中V2, 其工作原理同圖8 - 2。 其中晶體管V2采用PNP型的, 當(dāng)向下的同步頭來到時(shí)它可以導(dǎo)通。 其余時(shí)間截止。 輸出電阻接在
摘要:為解決北斗導(dǎo)航接收機(jī)干擾功率強(qiáng)、有效信號(hào)弱的不足,提出了一種基于功率倒置自適應(yīng)算法的抗干擾設(shè)計(jì)方案。該方案以自適應(yīng)天線系統(tǒng)為平臺(tái),采用FPGA處理器Virtex5芯片實(shí)現(xiàn)自適應(yīng)算法,根據(jù)最小均方誤差原則迭代
1 概述隨著發(fā)電廠控制技術(shù)的不斷發(fā)展,目前分散控制系統(tǒng)(DCS)、可編程控制系統(tǒng)(PLC)、現(xiàn)場(chǎng) 總線(FCS)技術(shù)在發(fā)電廠生產(chǎn)過程控制中得到廣泛的應(yīng)用??刂葡到y(tǒng)的可靠性直接影響到發(fā)電企業(yè)的安全生產(chǎn)和經(jīng)濟(jì)運(yùn)行,系統(tǒng)的抗
CPLD在信號(hào)濾波和抗干擾中的應(yīng)用
1. 引言單片機(jī)應(yīng)用系統(tǒng)的抗干擾設(shè)計(jì)是系統(tǒng)設(shè)計(jì)的重要內(nèi)容之一,抗干擾性能的好壞將決定系統(tǒng)能否在復(fù)雜的電磁環(huán)境下穩(wěn)定可靠地工作,從而決定了系統(tǒng)的實(shí)際使用價(jià)值。特別是在各種實(shí)時(shí)控制的遠(yuǎn)距離系統(tǒng)中,由于現(xiàn)場(chǎng)環(huán)
1. 引言單片機(jī)應(yīng)用系統(tǒng)的抗干擾設(shè)計(jì)是系統(tǒng)設(shè)計(jì)的重要內(nèi)容之一,抗干擾性能的好壞將決定系統(tǒng)能否在復(fù)雜的電磁環(huán)境下穩(wěn)定可靠地工作,從而決定了系統(tǒng)的實(shí)際使用價(jià)值。特別是在各種實(shí)時(shí)控制的遠(yuǎn)距離系統(tǒng)中,由于現(xiàn)場(chǎng)環(huán)
在研制帶處理器的電子產(chǎn)品時(shí),如何提高抗干擾能力和電磁兼容性? 一、下面的一些系統(tǒng)要特別注意抗電磁干擾: 1、微控制器時(shí)鐘頻率特別高,總線周期特別快的系統(tǒng)。 2、系統(tǒng)含有大功率,大電流驅(qū)動(dòng)電路,如產(chǎn)
在提高硬件系統(tǒng)抗干擾能力的同時(shí),軟件抗干擾以其設(shè)計(jì)靈活、節(jié)省硬件資源、可靠性好越來越受到重視。下面以MCS-51單片機(jī)系統(tǒng)為例,對(duì)微機(jī)系統(tǒng)軟件抗干擾方法進(jìn)行研究。 1 軟件抗干擾方法的研究 在工程實(shí)踐中