利用C8051F350我們做到了穩(wěn)定的19~20位,24bitADC結(jié)果中最后四位跳變。總結(jié)一下影響精度的主要原因:1、采樣速率、字輸出速率和抽取比決定了ADC的有效分辨率和精度,手冊(cè)給出了詳盡的表格(表4.4~表5.9),這是350AD
簡(jiǎn)介:ADC模塊是一個(gè)12位、具有流水線結(jié)構(gòu)的模數(shù)轉(zhuǎn)換器,用于控制回路中的數(shù)據(jù)采集。本文提出一種用于提高TMS320F2812ADC精度的方法,使得ADC精度得到有效提高。1 ADC模塊誤
為了提高靈活性,數(shù)據(jù)采集板應(yīng)適合不同的輸入電壓范圍,利用同一采集電路處理低幅度信號(hào)時(shí)往往需要增加幾位分辨率,從而提高了系統(tǒng)成本。利用本應(yīng)用筆記給出的簡(jiǎn)單電路,可以采用低成本10位ADC將實(shí)際精度提高至13位。
TMS320F2812是主頻最高可達(dá)150 MHz的32位高性能數(shù)字信號(hào)處理器(DSP),內(nèi)部集成了ADC轉(zhuǎn)換模塊。ADC模塊是一個(gè)12位、具有流水線結(jié)構(gòu)的模數(shù)轉(zhuǎn)換器,內(nèi)置雙采樣保持器(S/H),可多路選擇16通道輸入,快速轉(zhuǎn)換時(shí)間運(yùn)行
TMS320F2812是主頻最高可達(dá)150 MHz的32位高性能數(shù)字信號(hào)處理器(DSP),內(nèi)部集成了ADC轉(zhuǎn)換模塊。ADC模塊是一個(gè)12位、具有流水線結(jié)構(gòu)的模數(shù)轉(zhuǎn)換器,內(nèi)置雙采樣保持器(S/H),可多路選擇16通道輸入,快速轉(zhuǎn)換時(shí)間運(yùn)行
摘要:數(shù)字信號(hào)處理器TMS320F2812的片上ADC模塊的轉(zhuǎn)化結(jié)果往往存在較大誤差,最大誤差甚至?xí)哌_(dá)9%,如果這樣直接在實(shí)際工程中應(yīng)用ADC,必然造成控制精度降低。對(duì)此提出了一種改進(jìn)的校正方法,即用最小二乘和一元線性
如何提高DSP的ADC精度
數(shù)字信號(hào)處理器TMS320F2812的片上ADC模塊的轉(zhuǎn)化結(jié)果往往存在較大誤差,最大誤差甚至?xí)哌_(dá)9%,如果這樣直接在實(shí)際工程中應(yīng)用ADC,必然造成控制精度降低。對(duì)此提出了一種改進(jìn)的校正方法,即用最小二乘和一元線性回歸的思想,精確擬合出ADC的輸入/輸出特性曲線,并以此作為校正的基準(zhǔn)在DSP上進(jìn)行了驗(yàn)證,實(shí)驗(yàn)表明,此方法可以將誤差提高到1%以內(nèi),適合于對(duì)控制要求較高的場(chǎng)合。
數(shù)字信號(hào)處理器TMS320F2812的片上ADC模塊的轉(zhuǎn)化結(jié)果往往存在較大誤差,最大誤差甚至?xí)哌_(dá)9%,如果這樣直接在實(shí)際工程中應(yīng)用ADC,必然造成控制精度降低。對(duì)此提出了一種改進(jìn)的校正方法,即用最小二乘和一元線性回歸的思想,精確擬合出ADC的輸入/輸出特性曲線,并以此作為校正的基準(zhǔn)在DSP上進(jìn)行了驗(yàn)證,實(shí)驗(yàn)表明,此方法可以將誤差提高到1%以內(nèi),適合于對(duì)控制要求較高的場(chǎng)合。
TMS320F2812是主頻最高可達(dá)150 MHz的32位高性能數(shù)字信號(hào)處理器(DSP),內(nèi)部集成了ADC轉(zhuǎn)換模塊。ADC模塊是一個(gè)12位、具有流水線結(jié)構(gòu)的模數(shù)轉(zhuǎn)換器,內(nèi)置雙采樣保持器(S/H),可多路選擇16通道輸入,快速轉(zhuǎn)換時(shí)間運(yùn)行
TMS320F2812是主頻最高可達(dá)150 MHz的32位高性能數(shù)字信號(hào)處理器(DSP),內(nèi)部集成了ADC轉(zhuǎn)換模塊。ADC模塊是一個(gè)12位、具有流水線結(jié)構(gòu)的模數(shù)轉(zhuǎn)換器,內(nèi)置雙采樣保持器(S/H),可多路選擇16通道輸入,快速轉(zhuǎn)換時(shí)間運(yùn)行