數(shù)據(jù)總線32位,可擴(kuò)充到64位。 可進(jìn)行突發(fā)(burst)式傳輸。 總線操作與處理器-存儲(chǔ)器子系統(tǒng)操作并行。 總線時(shí)鐘頻率33MHZ或66MHZ,最高傳輸率可達(dá)528MB/S。 中央集中式總線仲裁 全自動(dòng)配置、資源分配、PCI卡內(nèi)有
摘要:為實(shí)現(xiàn)集成電路測(cè)試儀的軟硬件通信功能,通過(guò)比較通用的PCI通信接口的實(shí)現(xiàn)方法,為了簡(jiǎn)化邏輯電路設(shè)計(jì),使其更具通用性,采用了PCI專用接口芯片PCI9030,并使用可編程邏輯器件FPGA完成復(fù)雜的時(shí)序邏輯控制和地址
PCI總線I/O時(shí)序波形觀測(cè)及分析
摘要:利用PCI專用接口芯片PCI9052和DEI1016 429總線收發(fā)芯片設(shè)計(jì)了ARINC429接口卡,采用DSP作為主控CPU完成數(shù)據(jù)自動(dòng)處理,用雙口RAM完成DSP與PCI總線數(shù)據(jù)交換。實(shí)驗(yàn)表明:所設(shè)計(jì)的接口卡傳輸效率高,可靠性好,開發(fā)
基于PCI總線的ARINC429接口卡設(shè)計(jì)
從PCI、PCI-X到PCI-Express之間的連接
摘要:利用PCI專用接口芯片PCI9052和DEI1016 429總線收發(fā)芯片設(shè)計(jì)了ARINC429接口卡,采用DSP作為主控CPU完成數(shù)據(jù)自動(dòng)處理,用雙口RAM完成DSP與PCI總線數(shù)據(jù)交換。實(shí)驗(yàn)表明:所設(shè)計(jì)的接口卡傳輸效率高,可靠性好,開發(fā)
摘要:利用PCI專用接口芯片PCI9052和DEI1016 429總線收發(fā)芯片設(shè)計(jì)了ARINC429接口卡,采用DSP作為主控CPU完成數(shù)據(jù)自動(dòng)處理,用雙口RAM完成DSP與PCI總線數(shù)據(jù)交換。實(shí)驗(yàn)表明:所設(shè)計(jì)的接口卡傳輸效率高,可靠性好,開發(fā)
PCI總線電機(jī)控制卡的WDM設(shè)備驅(qū)動(dòng)程序設(shè)計(jì)
PCI總線電機(jī)控制卡的WDM設(shè)備驅(qū)動(dòng)程序設(shè)計(jì)
基于PCI總線的雷達(dá)視頻采集方案
PCI總線是一種與CPU無(wú)關(guān)的32/64位地址數(shù)據(jù)復(fù)用總線,工作頻率為33 MHz/66 MHz,它支持突發(fā)傳輸,具有即插即用、電源管理等功能。PCI總線以其優(yōu)良性能和可適應(yīng)性成為現(xiàn)代微機(jī)的主流總線。在開發(fā)PCI設(shè)備的過(guò)程中,需
基于PCI總線的實(shí)時(shí)測(cè)頻卡WDM驅(qū)動(dòng)程序設(shè)計(jì)方案
本文采用MPC07控制卡來(lái)作為運(yùn)動(dòng)控制系統(tǒng)的開發(fā)平臺(tái),并利用VC++對(duì)MPC07運(yùn)動(dòng)函數(shù)庫(kù)進(jìn)行二次開發(fā)來(lái)編寫面向?qū)ο蟮目刂瞥绦颍瑥亩ㄟ^(guò)MPC07卡來(lái)實(shí)現(xiàn)對(duì)運(yùn)動(dòng)控制系統(tǒng)中小車的精確運(yùn)動(dòng)控制。 MPC07控制卡是基于PC機(jī)PCI總線
摘要 提出了一種PCI總線從設(shè)備的CPLD實(shí)現(xiàn)方法。該方法遵從PCI規(guī)范2.2版,實(shí)現(xiàn)了資源自動(dòng)配置并且支持?jǐn)?shù)據(jù)突發(fā)傳輸。試驗(yàn)證明該方法的有效性,其突發(fā)傳輸速率可達(dá)20 MB·s-1。 關(guān)鍵詞 PCI總線;從設(shè)備接口;C
摘要:本文針對(duì)一體化偵察通信接收機(jī)高速數(shù)據(jù)傳輸?shù)男枨?,提出了一種基于SOPC實(shí)現(xiàn)PCI總線高速傳輸系統(tǒng)的設(shè)計(jì)方案。該方案將PCI橋與用戶邏輯集成到一片F(xiàn)PGA上,并利用片上CPU實(shí)現(xiàn)了DMA控制器的自動(dòng)配置和總線異常處理
基于PCI總線的數(shù)據(jù)轉(zhuǎn)換模塊的設(shè)計(jì)與應(yīng)用
摘要:本文針對(duì)一體化偵察通信接收機(jī)高速數(shù)據(jù)傳輸?shù)男枨?,提出了一種基于SOPC實(shí)現(xiàn)PCI總線高速傳輸系統(tǒng)的設(shè)計(jì)方案。該方案將PCI橋與用戶邏輯集成到一片F(xiàn)PGA上,并利用片上CPU實(shí)現(xiàn)了DMA控制器的自動(dòng)配置和總線異常處理
基于SOPC的PCI總線高速數(shù)據(jù)傳輸系統(tǒng)設(shè)計(jì)
一種PCI總線仲裁器的設(shè)計(jì)與實(shí)現(xiàn)