摘要:近幾年嵌入式Internet開始迅猛發(fā)展,但絕大多數(shù)嵌入式Internet都使用微控制器和相應(yīng)的軟件來實(shí)現(xiàn)。本文介紹一種基于硬件來實(shí)現(xiàn)嵌入式Web Server的方案。該方案的核心
摘要:近幾年嵌入式Internet開始迅猛發(fā)展,但絕大多數(shù)嵌入式Internet都使用微控制器和相應(yīng)的軟件來實(shí)現(xiàn)。本文介紹一種基于硬件來實(shí)現(xiàn)嵌入式Web Server的方案。該方案的核心
利用EDA技術(shù),在可編程邏輯器件CPLD上實(shí)現(xiàn)了一種多功能電子密碼鎖。為彌補(bǔ)傳統(tǒng)密碼鎖的不足,進(jìn)一步提高可靠性,該系統(tǒng)中所有數(shù)據(jù)的存儲(chǔ)、運(yùn)算都完全由硬件實(shí)現(xiàn)。利用VHDL語言對(duì)電路進(jìn)行行為描述,QuartusⅡ軟件中的EDA工具進(jìn)行仿真及下載。整個(gè)設(shè)計(jì)過程采用自頂向下方案,設(shè)計(jì)效率高,開發(fā)成本低。采用了MAXⅡ系列的CPLD作為硬件核心,其功耗低,邏輯執(zhí)行速度遠(yuǎn)高于單片機(jī),在安防行業(yè)中有較強(qiáng)的市場(chǎng)競(jìng)爭(zhēng)力。
近年來EMCCD 被越來越多地用于天文觀測(cè),國內(nèi)EMCCD 相機(jī)的研制和觀測(cè)也在加速。介紹了基于TI的EMCCD TC253相機(jī)的數(shù)字控制系統(tǒng)及其設(shè)計(jì)方法。首先對(duì)TC253以及模擬信號(hào)處理器AD9845B的工作原理及控制要求進(jìn)行了分析。重點(diǎn)介紹了在Quartus Ⅱ的開發(fā)環(huán)境下,使用VHDL語言與FPGA對(duì)該圖像采集系統(tǒng)的數(shù)字控制部分進(jìn)行分析與設(shè)計(jì)過程,并給出系統(tǒng)仿真波形圖。最后在所設(shè)計(jì)的硬件電路上進(jìn)行了測(cè)試,給出了關(guān)鍵控制信號(hào)的實(shí)測(cè)波形。通過實(shí)測(cè)時(shí)鐘波形與EMCCD器件要求波形的時(shí)序比較分析,得出了該實(shí)
4.5.1 always塊語言指導(dǎo)原則使用always塊進(jìn)行可綜合的代碼設(shè)計(jì)時(shí)需要注意以下幾個(gè)問題。(1)每個(gè)always塊只能有一個(gè)事件控制“@(event-expression)”,而且要緊跟在always關(guān)鍵字后面。(2)always塊可以表示
摘要:為了實(shí)現(xiàn)靶場(chǎng)時(shí)統(tǒng)終端輸出IRIG-B標(biāo)準(zhǔn)DC code信號(hào),采用VHDL語言在FPGA邏輯電路中設(shè)計(jì)了DC code編碼器硬件電路,通過QuartusⅡ軟件建立工程文件對(duì)VHDL語言DC code編碼器電路進(jìn)行編譯和仿真,獲得了符合IRIG-B標(biāo)
概述隨著電子設(shè)計(jì)自動(dòng)化(EDA)技術(shù)的發(fā)展,可編程邏輯器件FPGA/CPLD已經(jīng)在許多方面得到了廣泛應(yīng)用,而UART(通用異步收發(fā)器) 是在數(shù)字通信和控制系統(tǒng)中廣泛使用的串行數(shù)據(jù)傳輸協(xié)議。因此越來越多用戶根據(jù)自己的需要,以
RAM(隨機(jī)存取存儲(chǔ)器 是一種在電子系統(tǒng)中應(yīng)用廣泛的器件,通常用于數(shù)據(jù)和程序的緩存。隨著半導(dǎo)體工業(yè)的發(fā)展,RAM獲得了飛速的發(fā)展,從RAM、DRAM?(Dynamic RAM,即動(dòng)態(tài)RAM)發(fā)展到SDRAM(SynchrONous Dynamic RAM,即
1 引 言 頻率測(cè)量不僅在工程應(yīng)用中有非常重要的意義,而且在高精度定時(shí)系統(tǒng)中也處于核心地位,±1個(gè)計(jì)數(shù)誤差通常是限制頻率測(cè)量精度進(jìn) 一步提高的重要原因。由于測(cè)頻技術(shù)的重要性,使測(cè)頻方法也有了很大的發(fā)
VHDL設(shè)計(jì)中信號(hào)與變量的區(qū)別及應(yīng)用技巧
用VHDL設(shè)計(jì)有限狀態(tài)機(jī)的方法
汽車尾燈VHDL設(shè)計(jì)標(biāo)簽/分類: 1.系統(tǒng)設(shè)計(jì)要求 用6個(gè)發(fā)光管模擬6個(gè)汽車尾燈(左右各3個(gè)),用4個(gè)開關(guān)作為汽車控制信號(hào),分別為:左拐、右拐、故障和剎車。 車勻速行駛時(shí),6個(gè)汽車尾燈全滅;右拐時(shí),車右邊
本文介紹了一種數(shù)據(jù)格式轉(zhuǎn)換的設(shè)計(jì)方案。該方案采用VHDL對(duì)一塊CPLD芯片進(jìn)行編程,使其實(shí)現(xiàn)從16位并行數(shù)據(jù)到8位并行數(shù)據(jù)的轉(zhuǎn)換,并將EISA口的數(shù)據(jù)輸出速率提高一倍,達(dá)到信源要求。
數(shù)字電壓表的VHDL設(shè)計(jì)與實(shí)現(xiàn)
摘要:介紹了SDH系統(tǒng)中的接口電路——數(shù)字分接復(fù)用器的VHDL設(shè)計(jì)及FPGA實(shí)現(xiàn)。該分接復(fù)用器電路用純數(shù)字同步方式實(shí)現(xiàn),可完成SDH系統(tǒng)接口電路中7路(可擴(kuò)展為N路)E1數(shù)據(jù)流的分接和復(fù)用。該設(shè)計(jì)顯示了用高級(jí)硬件描述語
VHDL設(shè)計(jì)的串口通信程序
摘要:敘述了全數(shù)字鎖相環(huán)的工作原理,提出了應(yīng)用VHDL 技術(shù)設(shè)計(jì)全數(shù)字鎖相環(huán)的方法,并用復(fù)雜可編程邏輯器件CPLD 予以實(shí)現(xiàn),給出了系統(tǒng)主要模塊的設(shè)計(jì)過程和仿真結(jié)果。0 引言全數(shù)字鎖相環(huán)(DPLL) 由于避免了模擬鎖相環(huán)存
1 引言 VHDL是一種面向設(shè)計(jì)、多層次的數(shù)字系統(tǒng)設(shè)計(jì)的標(biāo)準(zhǔn)化硬件描述語言,VHDL不需依賴馮·諾伊曼結(jié)構(gòu),可實(shí)現(xiàn)時(shí)序和真正并行設(shè)計(jì),從而開辟一種全新的數(shù)字系統(tǒng)的設(shè)計(jì)途徑。使用VHDL語言更便于建立層次結(jié)構(gòu)和元件
VHDL設(shè)計(jì)中信號(hào)與變量問題的研究
一種專用串行同步通信芯片(該芯片內(nèi)部結(jié)構(gòu)和操作方式以INS8250為參考)的VHDL設(shè)計(jì)及CPLD實(shí)現(xiàn),著重介紹了用VHDL及CPLD設(shè)計(jì)專用通信芯片的開發(fā)流程、實(shí)現(xiàn)難點(diǎn)及應(yīng)注意的問題。