為得到更高的帶寬,需要使用更高的波特率。UART波特率的計(jì)算已經(jīng)介紹過(guò)了,現(xiàn)在就嘗試下調(diào)整外設(shè)的時(shí)鐘頻率??梢杂卸喾N方法調(diào)整外設(shè)時(shí)鐘(MCK)的頻率,這里先介紹先主要時(shí)鐘(MAINCK)的設(shè)置,其中包括外部晶振的使
為使用更更高的波特率,則需要更更高的外設(shè)時(shí)鐘的頻率。這個(gè)時(shí)候就需要用到鎖相環(huán)(PLL)了。鎖相環(huán)可以對(duì)輸入的時(shí)鐘進(jìn)行分頻、升頻后進(jìn)行輸出。MCK可以使用的鎖相環(huán)為PLLA,而PLLA的輸入時(shí)鐘為MAINCK。本節(jié)將配置MC
傳統(tǒng) I2S—為何要包括系統(tǒng)時(shí)鐘?過(guò)去,我們?cè)谟懻撘纛l話題時(shí),偶爾會(huì)提及 I2S。我在以前的一些文章中提到過(guò) I2S,其他人在做音頻研究時(shí)也都會(huì)提到它。簡(jiǎn)而言之,它是一