當前位置:首頁 > 單片機 > 單片機
[導讀]為使用更更高的波特率,則需要更更高的外設時鐘的頻率。這個時候就需要用到鎖相環(huán)(PLL)了。鎖相環(huán)可以對輸入的時鐘進行分頻、升頻后進行輸出。MCK可以使用的鎖相環(huán)為PLLA,而PLLA的輸入時鐘為MAINCK。本節(jié)將配置MC

為使用更更高的波特率,則需要更更高的外設時鐘的頻率。這個時候就需要用到鎖相環(huán)(PLL)了。鎖相環(huán)可以對輸入的時鐘進行分頻、升頻后進行輸出。MCK可以使用的鎖相環(huán)為PLLA,而PLLA的輸入時鐘為MAINCK。

本節(jié)將配置MCK頻率為120 MHz,UART波特率為115200 Hz。

一、 PLLA的限制

使用PLLA時需要考慮到它的限制,不然配置失敗了也不好找原因。

對輸入輸出時鐘頻率的限制

PLLA的輸入時鐘范圍需在3—32 MHz之間(PLLA對輸入時鐘可以進行預分頻),輸出時鐘需要在80—240 MHz之間。另外,也可以查到,它的最大啟動時間為150 us。

CPU運行頻率的限制

由于CPU使用的也為MCK時鐘,所以將MCK切換至PLLA時鐘時,需要考慮到CPU運行頻率的限制。重置時,VDDCORE是自調(diào)節(jié)的,所以芯片可以使用最高為120 MHz的頻率。

二、 將MAINCK切換至晶振

由于PLLA的時鐘輸入為MAINCK,所以為減少升頻后頻率的誤差,需要較為精確的輸入時鐘。詳細的方法已經(jīng)在上一節(jié)介紹。

三、 PLLA的配置

對PLLA的配置均在PMC的PLLA寄存器(CKGR_PLLAR)中進行。需要注意的是,寫入CKGR_PLLAR時需要將其第29位寫入1,否則寫入不生效。在CMSIS中,相應的宏定義為CKGR_PLLAR_ONE。

以下是配置過程,配置完成后,PLLA將對MAINCK升頻10倍后輸出。

關閉PLLA

配置PLLA時需要關閉它。雖然重置時PLLA是不啟用的,但是配置PLLA前需關閉PLLA是個好習慣。通過將其MULA字段寫入0以關閉PLLA:

/* 先關閉PLLA */PMC->CKGR_PLLAR = CKGR_PLLAR_ONE | CKGR_PLLAR_MULA(0);

PLLA啟動時間

需要往PLLCOUNT寫入一個值,以表明PLL啟動時需要經(jīng)過的慢時鐘數(shù)。

芯片手冊上寫明的PLLA的最大啟動時間為150 us,所以在慢時鐘頻率為32 KHz時,需要經(jīng)過的慢時鐘數(shù)為4.8,向上取整則為5。但是在相關頭文件中,使用的PLLCOUNT的值為0x3F,即63。

在這里,使用的PLLCOUNT的值仍取為5,若往后碰到問題,可以嘗試在這個值設為0x3F。

constuint32_t pll_start_us = 150;constuint32_t pll_count = (CHIP_FREQ_SLCK_RC * pll_start_us / 1000000) + 1;

啟用PLLA

PLLA可以對輸入的時鐘進行預分頻,然后升頻。在這里不進行預分頻,升頻倍數(shù)為10,即輸出時鐘為 120 MHz。需要注意的是,實際升頻倍數(shù)為MULA字段的值加一。設置完成后需要等待PLLA鎖定(即啟動完成)。

123456789constuint32_t mul = 10;constuint32_t div= 1;PMC->CKGR_PLLAR = CKGR_PLLAR_ONE| CKGR_PLLAR_MULA(mul - 1)| CKGR_PLLAR_DIVA(div)| CKGR_PLLAR_PLLACOUNT(pll_count);/* 等待PLLA啟動完成 */while(!(PMC->PMC_SR & PMC_SR_LOCKA));

設置FLASH訪問等待周期

由于CPU使用的也是MCK時鐘,所以在MCK切換至PLLA時鐘后,CPU也會在120 MHz這個高頻率運行。但是訪問FLASH需要的時間還是一定的,所以需要讓CPU在訪問FLASH時等待更多的周期。等待的周期與CPU電壓和IO口電壓有關,可以查閱芯片手冊。這里,在等待周期設為6即可正常訪問FLASH。而如果不進行這個設置,芯片就有可能跑飛。

123/* 在將MCK切換至PLLACK之前,先設置好FLASH訪問等待周期 */constuint32_t wait_clock = 6;EFC->EEFC_FMR = EEFC_FMR_FWS(wait_clock - 1);

將MCK切換至PLLA時鐘

MCK在選擇時鐘的同時,也可以對選擇的時鐘進行預分頻。但是,不能同時改變時鐘及預分頻參數(shù)。而且在選擇的時鐘不同時,進行操作的順序也不同。在切換至PLLACK時,需要先設置預分頻參數(shù),再在它運行穩(wěn)定后進行時鐘選擇;而在切換至MAINCK或SLCK時,則相反。

1234567891011/* 將MCK選擇為PLLA *//* 當切換為PLLA時,需先配置PRES字段,再配置CSS字段 */PMC->PMC_MCKR = (PMC->PMC_MCKR & ~PMC_MCKR_PRES_Msk)| PMC_MCKR_PRES_CLK_1;while(!(PMC->PMC_SR & PMC_SR_MCKRDY));PMC->PMC_MCKR = (PMC->PMC_MCKR & ~PMC_MCKR_CSS_Msk)| PMC_MCKR_CSS_PLLA_CLK;while(!(PMC->PMC_SR & PMC_SR_MCKRDY));

四、 UART配置

將UART的CD值配置為65,則通信波特率為115200 Hz。


本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫毥谦F公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉型技術解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關鍵字: 汽車 人工智能 智能驅(qū)動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務中斷的風險,如企業(yè)系統(tǒng)復雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務連續(xù)性,提升韌性,成...

關鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關鍵字: 華為 12nm EDA 半導體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權最終是由生態(tài)的繁榮決定的。

關鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務引領增長 以科技創(chuàng)新為引領,提升企業(yè)核心競爭力 堅持高質(zhì)量發(fā)展策略,塑強核心競爭優(yōu)勢...

關鍵字: 通信 BSP 電信運營商 數(shù)字經(jīng)濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術學會聯(lián)合牽頭組建的NVI技術創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術創(chuàng)新聯(lián)...

關鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關鍵字: BSP 信息技術
關閉
關閉