基于UltraScale架構(gòu)的FPGA實(shí)現(xiàn)數(shù)據(jù)傳輸機(jī)制是通過(guò)將高性能的并行專用IO接口和高速的串行收發(fā)器結(jié)合起來(lái)實(shí)現(xiàn)的,UltraScale架構(gòu)的串行收發(fā)器傳送數(shù)據(jù)的速率能夠達(dá)到16.3Gbps,滿足主流的串行協(xié)議要求,當(dāng)然傳輸速率也能夠達(dá)到32.75Gbps,允許25G+比特位的地板設(shè)計(jì),而且相對(duì)以前的收發(fā)器而言,能夠大大降低每比特位傳輸?shù)墓摹ltraScale架構(gòu)的FPGA芯片中的收發(fā)器都兼容PCIe3.0和PCIe4.0,專用的PCIe集成模塊支持PCIe3.0 X8型端口和根端口的設(shè)計(jì)需求。