新思科技推出全新神經(jīng)處理器IP核,提供業(yè)界領先的3500 TOPS性能
新款DesignWare ARC NPX6 NPU IP核能夠為汽車、消費類和數(shù)據(jù)中心芯片設計提供高達3500 TOPS的性能
摘要
- DesignWare ARC NPX6 NPU IP核可提供業(yè)界領先的性能和30 TOPS/Watt(每秒萬億次運算/瓦)的能效比,具有高達96K MAC的增強利用率、全新稀疏特征以及新型互連技術以實現(xiàn)可擴展性
- ·全新MetaWare MX開發(fā)工具包可自動編譯和優(yōu)化CNNs和RNNs/LSTMs等神經(jīng)網(wǎng)絡模型,以及Transformers、Recommenders等新興深度學習網(wǎng)絡模型
- ·全新ARC NPX6FS NPU IP核和MetaWare MX安全開發(fā)工具包簡化了安全關鍵型汽車芯片的開發(fā),并加快獲得ISO 26262認證
加利福尼亞山景城2022年4月27日 /美通社/ -- 為滿足對人工智能(AI)片上系統(tǒng)(SoC)日益增長的性能要求,新思科技(Synopsys, Inc,納斯達克股票代碼:SNPS)近日宣布推出全新神經(jīng)處理單元(NPU)IP核和工具鏈,可提供業(yè)界領先的性能并支持新興的復雜神經(jīng)網(wǎng)絡模型。新思科技DesignWare® ARC® NPX6和NPX6FS NPU IP可滿足面向AI應用的具有超低功耗的實時計算需求。為加速ARC NX6 NPU IP核的應用軟件開發(fā),全新DesignWare ARC MetaWare MX開發(fā)工具包提供了全面的編譯環(huán)境,可自動實現(xiàn)神經(jīng)網(wǎng)絡算法分區(qū),極大提高了資源利用率。
Inuitive 首席技術官Dor Zepeniuk表示:"此前我們成功將新思科技DesignWare ARC EV處理器IP無縫集成到我們的NU4000多核片上系統(tǒng)中。基于此,我們采用全新的ARC NPX6 NPU IP核,以進一步增強我們的產(chǎn)品在執(zhí)行最新神經(jīng)網(wǎng)絡模型時的AI處理能力和效率。此外,ARC MetaWare工具易于使用,能夠幫助我們充分利用處理器硬件資源,最終實現(xiàn)所需的性能和上市時間目標。"Inuitive是一家為先進機器人、無人機、增強現(xiàn)實/虛擬現(xiàn)實(AR/VR)設備以及其他邊緣AI和嵌入式視覺應用提供強大3D成像處理器設計的公司。
可擴展神經(jīng)處理器的實時響應
高級駕駛輔助系統(tǒng)(ADAS)、監(jiān)控、數(shù)字電視和攝像頭以及其他采用復雜神經(jīng)網(wǎng)絡模型的新興AI應用對算力和內存資源提出了更高的要求,主要用于安全關鍵功能。為滿足一系列的應用要求,ARC NPX6 NPU IP核實現(xiàn)了以下改進:
- 從4K擴展到96K MAC
- 在單個實例中,可在5nm工藝中以每秒1.3 GHz的速率提供高達250 TOPS的算力,或通過使用全新稀疏特征提供高達440 TOPS的算力,因此可以提高執(zhí)行神經(jīng)網(wǎng)絡性能并降低能耗需求
- 集成硬件和軟件連接功能,支持實施多個NPU實例,在單個SoC上可實現(xiàn)高達3500 TOPS的性能
- 與ARC EV7x處理器IP核頂級配置相比,可提供50倍以上的性能
- 在神經(jīng)處理硬件內部提供可選的16位浮點支持,以極大提高層性能,并簡化了從用于AI原型設計的GPU向大容量功耗和面積優(yōu)化型SoC的過渡
DesignWare ARC NPX6FS NPU IP滿足嚴格的隨機硬件故障檢測和系統(tǒng)功能安全開發(fā)流程要求,完全符合ISO 26262汽車安全完整性等級(ASIL)D級標準。這些處理器包含全面的安全文檔,具有符合ISO 26262標準的專用安全機制,并滿足下一代區(qū)域架構的混合關鍵性和虛擬化要求。
綜合軟件環(huán)境
ARC MetaWare MX開發(fā)工具包包括編譯器和調試器、神經(jīng)網(wǎng)絡軟件開發(fā)工具包、虛擬平臺軟件開發(fā)工具包、運行時庫以及先進仿真模型。MetaWare MX提供單一工具鏈來加速應用開發(fā),并在MAC資源中自動劃分算法以實現(xiàn)高效處理。對于安全關鍵型汽車應用,該MetaWare MX 安全開發(fā)工具包包含了安全手冊和安全指南,可幫助開發(fā)者滿足ISO 26262要求并為ISO 26262合規(guī)性測試做好準備。
新思科技解決方案事業(yè)部營銷和戰(zhàn)略高級副總裁John Koeter表示:"更高分辨率的圖像、更多攝像頭的系統(tǒng)和更復雜的算法將推動AI處理要求達到更高的TOPS性能。借助全新DesignWare ARC NPX6、NPX6FS NPU IP核以及MetaWare MX開發(fā)工具包,開發(fā)者可以利用最新的神經(jīng)網(wǎng)絡模型,滿足日益增長的性能需求,并加快下一代智能SoC的上市時間。"
新思科技廣泛的DesignWare IP核組合包括邏輯庫、嵌入式存儲器、IO、PVT監(jiān)視器、嵌入式測試、模擬IP、接口IP、安全IP、嵌入式處理器和子系統(tǒng)。為了加速原型設計、軟件開發(fā)以及IP核與SOC的整合,新思科技"IP Accelerated"計劃提供IP核原型設計套件、IP核軟件開發(fā)套件和IP核子系統(tǒng)。我們在IP核質量和全面技術支持方面進行了大量投資,以協(xié)助開發(fā)者降低集成風險,縮短產(chǎn)品上市時間。如需了解更多信息,請訪問https://www.synopsys.com/designware。
產(chǎn)品上市時間和資源
- DesignWare ARC NPX6 NPU IP、NPX6FS NPU IP和MetaWare MX開發(fā)工具包現(xiàn)已可供客戶使用。
- 點擊回顧4月20日舉行的Linley秋季處理器大會,可在"新思科技NPU助力實現(xiàn)更大型、更快捷和更好的AI"研討會中了解有關新款ARC NPX6 NPU IP核的更多信息。
- 點擊參加5月19日的Embedded Vision峰會,可在新思科技的"Deep Dive"會議中了解如何"為未來的神經(jīng)網(wǎng)絡應用優(yōu)化AI性能和功耗"。
- 點擊了解ARC NPX6 NPU IP和ARC MetaWare MX開發(fā)工具包的更多信息。