AMD Zen4 IO內(nèi)核首次揭秘,902億晶體管
AMD Zen4架構(gòu)和CCD計(jì)算內(nèi)核設(shè)計(jì)已經(jīng)沒(méi)什么秘密了,但是做輔助的IOD輸入輸出內(nèi)核一直比較神秘。
直到最近的IEEE ISSCC國(guó)際固態(tài)電路大會(huì)上,AMD終于揭開(kāi)了它的神秘面紗。
AMD Zen4處理器無(wú)論消費(fèi)級(jí)銳龍,還是服務(wù)器級(jí)霄龍,CCD部分都是臺(tái)積電5nm工藝,最多8個(gè)核心。
其中,銳龍有1-2個(gè)CCD,核心數(shù)6-16個(gè);霄龍有2-12個(gè)CCD,核心數(shù)16-96個(gè)。
IOD都是臺(tái)積電6nm工藝,但銳龍、霄龍搭檔的截然不同。
銳龍這里的尺寸只有12.4x9.5=117.8平方毫米,大約33.7億個(gè)晶體管。
霄龍的則達(dá)到了24.8×15.6=386.88平方毫米,長(zhǎng)度多出一倍,寬度多出三分之二,整體大了幾乎2.3倍,晶體管數(shù)量則有大約110億個(gè),也是多了將近2.3倍。
CCD、IOD都算上,Zen4銳龍?zhí)幚砥髯疃嗉?65億個(gè)晶體管,霄龍則達(dá)到了恐怖的902億個(gè)!
Intel Sapphire Rapids第四代至強(qiáng)沒(méi)公布有多少晶體管,但肯定沒(méi)這么多。
另外,Locuza_大神還給出了銳龍IOD的詳細(xì)布局圖標(biāo)注,可以看到它只有兩組GMI3/IFOP3互聯(lián)端口,也就是只能連接最多2個(gè)CCD,最多16核心,不可能存在傳說(shuō)中的3個(gè)CCD、24核心。
DDR5內(nèi)存控制器是兩組40-bit,其中32-bit給內(nèi)存本身,另外8-bit用于ECC校驗(yàn)糾錯(cuò)。
這就是說(shuō),所有的銳龍7000處理器都會(huì)支持DDR5 ECC,但是否開(kāi)啟就看主板廠商的選擇了。
IOD中面積最大的自然是GPU相關(guān),盡管只有兩組CU單元、128個(gè)核心,但還有顯示單元、編解碼單元等。
其他就是PCIe 5.0控制器、IO輸入輸出單元、電源管理、安全控制器、音頻DSP等等。