當(dāng)前位置:首頁(yè) > 芯聞號(hào) > 動(dòng)態(tài)速遞
[導(dǎo)讀]長(zhǎng)電科技認(rèn)為,面對(duì)目前以晶體管微縮技術(shù)提升芯片性能的摩爾定律遇到瓶頸,以及AI時(shí)代下市場(chǎng)對(duì)高算力、高性能芯片的需求增長(zhǎng),2.5D/3D Chiplet封裝、高密度SiP等高性能封裝技術(shù)將成為推動(dòng)芯片性能提升的重要引擎。

從大模型AI的爆發(fā),到高密度復(fù)雜計(jì)算在多個(gè)行業(yè)的普及,驅(qū)動(dòng)了高算力芯片市場(chǎng)的需求增長(zhǎng)。計(jì)算基礎(chǔ)設(shè)施也由此出現(xiàn)了一些新的發(fā)展趨勢(shì),諸如云計(jì)算專用芯片、高性能邊緣計(jì)算設(shè)備等,這些新應(yīng)用場(chǎng)景的快速發(fā)展,與存量算力市場(chǎng)共同構(gòu)成了芯片制造的未來(lái)市場(chǎng)藍(lán)海。

當(dāng)前,半導(dǎo)體產(chǎn)業(yè)鏈正致力于解決算力需求及背后的成本壓力。在芯片成品制造環(huán)節(jié),小芯片(Chiplet)技術(shù)成為新興高算力需求場(chǎng)景中的重要選擇——例如在AI、云計(jì)算領(lǐng)域,采用Chiplet相關(guān)技術(shù)能夠搭建算力密度更高且成本更優(yōu)的密集計(jì)算集群,顯著提升高性能計(jì)算(HPC)應(yīng)用的性價(jià)比。

作為全球領(lǐng)先的集成電路制造和技術(shù)服務(wù)提供商,長(zhǎng)電科技在Chiplet研發(fā)與制造領(lǐng)域積累了豐富的經(jīng)驗(yàn)。長(zhǎng)電科技認(rèn)為,面對(duì)目前以晶體管微縮技術(shù)提升芯片性能的摩爾定律遇到瓶頸,以及AI時(shí)代下市場(chǎng)對(duì)高算力、高性能芯片的需求增長(zhǎng),2.5D/3D Chiplet封裝、高密度SiP等高性能封裝技術(shù)將成為推動(dòng)芯片性能提升的重要引擎。

利用高性能封裝技術(shù),可將不同制程、不同廠商、不同功能的硬件(如CPU、GPU、FPGA、AI加速器等)通過(guò)高密度的互連集成在一起高效工作,從而進(jìn)一步釋放算力,支撐AI、高性能計(jì)算領(lǐng)域的快速發(fā)展。

面向高性能計(jì)算,長(zhǎng)電科技推出的Chiplet高性能封裝技術(shù)平臺(tái)XDFOI,利用協(xié)同設(shè)計(jì)理念實(shí)現(xiàn)了芯片成品集成與測(cè)試一體化,涵蓋2D、2.5D、3D Chiplet集成技術(shù),其應(yīng)用場(chǎng)景主要集中在對(duì)集成度和算力有較高要求的FPGA、CPU、GPU、AI和5G網(wǎng)絡(luò)芯片等,為客戶提供外型更輕薄、數(shù)據(jù)傳輸速率更快、功率損耗更小的芯片成品制造解決方案。

同時(shí),異構(gòu)異質(zhì)SiP集成中的Chiplet封裝可以突破傳統(tǒng)SoC制造面臨的諸多挑戰(zhàn)(掩膜規(guī)模極限和功能極限等),從而大幅提高芯片的良率,有利于降低設(shè)計(jì)的復(fù)雜度和設(shè)計(jì)成本以及降低芯片制造的成本。Chiplet還繼承了SoC的IP可復(fù)用特點(diǎn)的同時(shí),進(jìn)一步開啟了半導(dǎo)體IP的新型復(fù)用模式,進(jìn)而縮短芯片的上市時(shí)間。

目前,長(zhǎng)電科技XDFOI Chiplet系列工藝已實(shí)現(xiàn)穩(wěn)定量產(chǎn),可提供從設(shè)計(jì)到生產(chǎn)的交鑰匙服務(wù),助力客戶顯著提升芯片系統(tǒng)集成度。同時(shí),公司持續(xù)投入算力芯片相關(guān)的多樣化解決方案的開發(fā)以及相關(guān)產(chǎn)能建設(shè),并加速芯片成品制造工藝向高性能化的主動(dòng)轉(zhuǎn)型和產(chǎn)線自動(dòng)化智能化升級(jí),為應(yīng)用需求增長(zhǎng)做好充足準(zhǔn)備。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國(guó)汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來(lái)越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來(lái)越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開幕式在貴陽(yáng)舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語(yǔ)權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營(yíng)業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤(rùn)率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長(zhǎng) 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營(yíng)商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國(guó)電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長(zhǎng)三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱"軟通動(dòng)力")與長(zhǎng)三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉