當前位置:首頁 > 技術學院 > 技術前線
[導讀]對于一個常見的buck芯片,其電感充電功率回路中包含輸入電容,集成在芯片內部的上管MOSFET,功率電感以及輸出電容等器件。而電感放電功率回路中則包含功率電感、輸出電容和集成在芯片內部的下管MOSFET等。

不管是什么類型的變換器,PCB布局設計的關鍵就是要找到電路系統(tǒng)的關鍵回路和關鍵節(jié)點,那么什么是電路系統(tǒng)的關鍵回路和關鍵節(jié)點?通常,電流變化率di/dt大的環(huán)路以及電壓變化率dV/dt大的節(jié)點,就是關鍵回路和關鍵節(jié)點,在PCB布局設計的時候,要優(yōu)先考慮和布局。

01功率回路

如圖1(a)和1(b) 展示的分別是上管開通和關斷時的電流回路,即我們通常說的功率回路部分。這部分電路負責給用戶負載供電,承受的功率較大。電路中的上下管一般使用MOS管,由芯片內部產生的PWM信號來控制他們進行高速的開斷。而后半部分電路中的電感和電容組成了一個LC濾波電路,故不會存在一個較高的電流變化趨勢。

Buck電路中PCB布局該注意事項總結

圖1(a) 圖1(b)


Buck電路中PCB布局該注意事項總結

圖1(c)

結合上管和下管,即Q1、Q2的電流波形(圖1(c)),不難發(fā)現,只有在兩個開關管的部分會出現高電流轉換速率。由于PWM信號處電壓的快速變化,SW點會產生較強的噪聲。所以我們在PCB布線時需要特別注意,盡可能減小這一快速變化環(huán)節(jié)的面積來減少對其他部分的干擾??上驳氖?,隨著集成工藝的進步,目前大部分電源芯片都將上下管集成到了芯片的內部,只有較少數的應用需要外置MOS或是二極管。

02功率回路的PCB布局

對于一個常見的buck芯片,其電感充電功率回路中包含輸入電容,集成在芯片內部的上管MOSFET,功率電感以及輸出電容等器件。而電感放電功率回路中則包含功率電感、輸出電容和集成在芯片內部的下管MOSFET等。


Buck電路中PCB布局該注意事項總結

圖2(a) 電感充電功率回路


Buck電路中PCB布局該注意事項總結

圖2(b) 電感放電功率回路

在進行PCB布線時,這兩個功率回路走線要盡可能的短粗,在保證通流能力的情況下保持較小的環(huán)路面積,這樣可以減少對外輻射的噪聲。

輸入電容:

需就近放在芯片的輸入Vin和功率地PGND,來減少寄生電感的存在。因為輸入電流不連續(xù),寄生電感引起的噪聲可能會超過芯片的耐壓以及對邏輯單元造成不良影響。VIN管腳旁邊至少要有1個去耦電容,距離最好小于40mil,用來濾除來自電源輸入端的交流噪聲和來自芯片內部(倒灌)的電源噪聲,同時也會起到儲能作用。


Buck電路中PCB布局該注意事項總結

SW點:

是開關節(jié)點,為噪聲源,所以應在保證電流的同時保持盡量小的面積,遠離易受干擾的信號走線。另外需要注意的是,對于大電流應用的Buck電路,盡量不要在SW處打過孔,避免把噪聲帶到其他層去。


Buck電路中PCB布局該注意事項總結

輸出電容:

與輸入電容相似,輸出電容需要就近放在電感的輸出VOUT和功率地PGND,PGND 與輸出電容最短連接并鋪整銅,以保證功率回路最小。


Buck電路中PCB布局該注意事項總結

鋪銅面積與過孔數量:

這兩者會影響到PCB的通流和散熱能力。一般需要在VIN,Vout和GND處多打過孔,這兩處的鋪銅也應最大化來達到減小寄生阻抗的目的,SW處的鋪銅也不能過小,以免出現限流的情況,導致工作異常。由于PCB的載流能力與PCB板材、板厚、導線寬厚度以及溫升相關,較為復雜,可以通過具體設計規(guī)范來進行準確的查找和計算。


Buck電路中PCB布局該注意事項總結

03邏輯電路的PCB布局

在buck電路中,一般需要注意以下幾個邏輯環(huán)節(jié):自舉電容、反饋電路、VCC和單點接地。


Buck電路中PCB布局該注意事項總結

自舉電容:

中高壓buck芯片內部集成的上管一般都為NMOS,故需要BST自舉電路。在電感放電期間,通過對自舉電容進行充電,在BST管腳處就會產生一個高于SW的電壓,在電感充電期間驅動上管。故BST與SW一樣,也是一個電壓高速跳變的點,會輻射出較強的噪音。自舉電容也要放置在盡可能靠近BST和SW的位置,避免對其他信號的影響,布線時寬度一般在20mil即可。


Buck電路中PCB布局該注意事項總結


Buck電路中PCB布局該注意事項總結

反饋電路:

一般包括FB上下分壓電阻和前饋電容。由于FB點的電壓很低,普遍在0.6-0.8V左右,極易與噪聲或紋波混淆,是芯片最敏感,最容易受干擾的部分,也是引起系統(tǒng)不穩(wěn)定的常見原因。所以在布線時,上下分壓電阻和前饋電容都盡量靠近芯片擺放來減少噪聲的耦合,FB電阻連接到FB管腳的走線要盡可能地短來減小寄生電感以及阻抗。同時,需要注意FB連接到Vo的走線可以通過過孔設置在其他層,但也要盡可能遠離噪聲源,如SW、BST、電感等。


Buck電路中PCB布局該注意事項總結

VCC電容:

VCC為芯片邏輯電路供電,是芯片內部LDO的輸出。VCC電容應就近放置在芯片的VCC管腳和GND管腳之間,起到穩(wěn)壓的作用。并且電容與芯片盡量在一層,不打過孔。


Buck電路中PCB布局該注意事項總結

單點接地:

輸出電流較大的芯片,他們的地一般會被區(qū)分為PGND和AGND,PGND就是功率地,AGND就是我們一般所指的信號地,與FB、EN、VCC等芯片邏輯部分相關。為了避免整塊的功率地影響到較為敏感的信號地,建議將AGND和PGND單點連接,通過一個0ohm電阻連接也可以。


Buck電路中PCB布局該注意事項總結

這是因為盡管PGND的大塊鋪銅可以起到吸收輸入端電源噪音的作用,但是在輸出電流較大的情況下,其輻射出的噪音依舊會對敏感的邏輯電路造成影響。單點連接的布線方式可以為我們的邏輯電路提供一個相對“干凈”的地。

以上,就是我們在畫buck電路PCB時需要著重注意的地方。當畫PCB無從下手時,也可以先打開芯片的規(guī)格書,查看demo板的PCB layout或是相關的指導。

04PCB“健康體檢表”

最后,為了方便大家了解自己畫的PCB是否合理,可以參考以下PCB“健康體檢表”做一個自評:


Buck電路中PCB布局該注意事項總結
本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯系該專欄作者,如若文章內容侵犯您的權益,請及時聯系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或將催生出更大的獨角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數字化轉型技術解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關鍵字: AWS AN BSP 數字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術公司SODA.Auto推出其旗艦產品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關鍵字: 汽車 人工智能 智能驅動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務中斷的風險,如企業(yè)系統(tǒng)復雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務連續(xù)性,提升韌性,成...

關鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據媒體報道,騰訊和網易近期正在縮減他們對日本游戲市場的投資。

關鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數據產業(yè)博覽會開幕式在貴陽舉行,華為董事、質量流程IT總裁陶景文發(fā)表了演講。

關鍵字: 華為 12nm EDA 半導體

8月28日消息,在2024中國國際大數據產業(yè)博覽會上,華為常務董事、華為云CEO張平安發(fā)表演講稱,數字世界的話語權最終是由生態(tài)的繁榮決定的。

關鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應對環(huán)境變化,經營業(yè)績穩(wěn)中有升 落實提質增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務引領增長 以科技創(chuàng)新為引領,提升企業(yè)核心競爭力 堅持高質量發(fā)展策略,塑強核心競爭優(yōu)勢...

關鍵字: 通信 BSP 電信運營商 數字經濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術學會聯合牽頭組建的NVI技術創(chuàng)新聯盟在BIRTV2024超高清全產業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現場 NVI技術創(chuàng)新聯...

關鍵字: VI 傳輸協議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯合招商會上,軟通動力信息技術(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關鍵字: BSP 信息技術
關閉