Andes晶心科技發(fā)表 D45-SE RISC-V 處理器鎖定 ASIL-D 功能安全等級(jí)最高的認(rèn)證
臺(tái)灣新竹 – 2024年12月26日 – Andes晶心科技(TWSE:6533; SIN US03420C2089; ISIN: US03420C1099)是全球高效能、低功耗 32/64 位 RISC-V 處理器的領(lǐng)導(dǎo)廠商,也是 RISC-V International 的創(chuàng)始高級(jí)會(huì)員,今天宣布推出其領(lǐng)先行業(yè)的AndesCore® D45-SE功能安全 RISC-V 處理器,該處理器以獲得 ISO 26262 ASIL-D(汽車安全完整性 D 級(jí))認(rèn)證為目的。
D45-SE 與已有經(jīng)過(guò)量產(chǎn)考驗(yàn)的 D45系出同源,是一款 32 位、8 級(jí)雙發(fā)射處理器,支持 RISC-V GCBP 擴(kuò)展: 包括單/雙精度浮點(diǎn)數(shù)、16 位指令壓縮、位操作、SIMD/DSP (草案版本) 以及Andes晶心自有的性能增強(qiáng)擴(kuò)展指令集。此外,它還集成了許多強(qiáng)化功能安全的機(jī)制,例如雙核鎖步 (DCLS),此為一個(gè)實(shí)時(shí)診斷安全電路,利用額外的處理器和一組比較器來(lái)增強(qiáng)診斷覆蓋率; ECC 用于內(nèi)存軟錯(cuò)誤保護(hù); 用于確??偩€數(shù)據(jù)及地址傳輸正確性的總線保護(hù)機(jī)制; 內(nèi)核中斷狀態(tài)總線接口,用于指示處理器內(nèi)部的錯(cuò)誤實(shí)時(shí)狀態(tài)信息; 以及 StackSafe?,一種保護(hù)堆棧的硬件機(jī)制。 此外在性能方面D45-SE保持與 D45 相同出色的6.12 Coremark/MHz。通過(guò)這些安全增強(qiáng)功能,D45-SE 可確保容錯(cuò)能力,滿足對(duì)安全應(yīng)用的嚴(yán)格要求。
此外,它還支持拆分模式 (Split-mode),允許兩個(gè)內(nèi)核在配置拆分鎖時(shí)可獨(dú)立運(yùn)行。該處理器還提供全面的功能安全支持文文件,幫助客戶將安全功能整合到他們的產(chǎn)品設(shè)計(jì)中并滿足 ISO 26262 合規(guī)性。D45-SE 標(biāo)志著一個(gè)里程碑,突顯了Andes晶心致力于為汽車產(chǎn)業(yè)及其他領(lǐng)域提供領(lǐng)先業(yè)界的關(guān)鍵任務(wù)解決方案的承諾。
「我們很高興地宣布推出 D45-SE,這是一款高性能 RISC-V 處理器,旨在提供卓越的安全性和可靠性。這證明了我們致力于提供高安全可靠的處理器解決方案,」 Andes晶心科技董事長(zhǎng)暨執(zhí)行長(zhǎng)林志明表示?!高@一成就反映了我們對(duì)支持汽車產(chǎn)業(yè)追求更高安全標(biāo)準(zhǔn)和創(chuàng)新的持續(xù)承諾?!?