當(dāng)前位置:首頁 > 模擬 > 模擬
[導(dǎo)讀]IDT70V9289是IDT公司新推出的一款高速同步雙口靜態(tài)存儲器(SRAM),可實現(xiàn)不同傳輸方式的雙路高速數(shù)據(jù)流的無損傳輸。文中詳細(xì)介紹該電路的結(jié)構(gòu)和原理,給出IDT70V9289的典型應(yīng)用電路及設(shè)計時應(yīng)注意的問題?! ? 引言 

IDT70V9289是IDT公司新推出的一款高速同步雙口靜態(tài)存儲器(SRAM),可實現(xiàn)不同傳輸方式的雙路高速數(shù)據(jù)流的無損傳輸。文中詳細(xì)介紹該電路的結(jié)構(gòu)和原理,給出IDT70V9289的典型應(yīng)用電路及設(shè)計時應(yīng)注意的問題。

  1 引言

  隨著科技的發(fā)展和高速設(shè)備的不斷涌現(xiàn),數(shù)據(jù)傳輸率也越來越高。而由于傳輸方式的不同,各種高速設(shè)備在連接時能否實現(xiàn)可靠的數(shù)據(jù)交換就顯得十分重要。高速雙口SRAM的出現(xiàn)為解決這一問題提供了一種有效途徑。IDT70V9289是IDT公司新推出的高速同步雙口靜態(tài)存儲器,其容量為64k×16bit,具有設(shè)計簡單,應(yīng)用靈活等特點。

  2 IDT70V9289的結(jié)構(gòu)及功能

  2.1 內(nèi)部結(jié)構(gòu)

  圖1示出IDT70V9289的結(jié)構(gòu)框圖,它主要由I/O控制器、存儲器陣列、計數(shù)器/地址寄存器和一些邏輯電路組成。

  

 

  2.2 功能特點

  ·真正的雙端口存儲器,完全同步操作

  3.5ns時鐘建立時間,0ns保持時間(所有控制、數(shù)據(jù)和地址輸入)

  具有數(shù)據(jù)輸入、地址和控制寄存器

  ·存儲容量達(dá)1024kbit(64k×16bit);

  ·高速數(shù)據(jù)存取,其TCD(時鐘上升沿與數(shù)據(jù)輸入/輸出的時延)為

  商業(yè)級:6/7.5/9/12ns(最大)

  工業(yè)級:9ns(最大)

  ·應(yīng)用IDT公司的高性能CMOS技術(shù),所耗低

  工作時:500mW(典型值)

  待機(jī)時:1.5mw(典型值)

  ·計數(shù)使能和重置功能

  ·通過FT/PIPE引腳選擇任意端口的流通(folw-through)或流水線輸出模式

  ·可對多路傳輸總線中的獨立高位字節(jié)和低位字節(jié)進(jìn)行控制

  ·LVTTL接口電平,3.3V(±0.3V)單電源供電

  2.3 引腳功能(以左邊端口引腳為例)

  VDD:電源輸入端,起濾波作用的旁路電容器應(yīng)盡可能靠近電源引腳,并直接連接到地;

  VSS:接地引腳;

  CE0L,CE1L:使能端,當(dāng)CE0L為低電平且CE1L為高電平時,電路工作。該引腳可允許每個端口的片上電路進(jìn)入低功耗的待機(jī)模式;

  R/WL:讀/寫使能,此端為高電平時讀出,為低電平時寫入;

  OEL:異步輸出使能;

  A0L-A15L:地址同步輸入端;

  I/O0L-I/O15L:數(shù)據(jù)輸入/輸出端;

  CLK::存儲器工作時鐘,所以輸入信號在該時鐘上升沿有效;

  UBL:高位字節(jié)選擇,低電平有效;

  LBL:低位字節(jié)選擇,低電平有效;

  CNTENL:計數(shù)器使能,當(dāng)時鐘上升沿到來時,如果該引腳為低電平,則地址計數(shù)器工作,優(yōu)先級高于其它引腳;

  CNTRSTL:計數(shù)器重置,低電平有效,優(yōu)先級高于其他引腳;

   FT/PIPEL:流通(flow-through)和流水線模式選擇,高電平有時為流水線模式,此時輸出有效發(fā)生在CE0L為低電平且CE1L為高電平的二個周期。

 

  ADSL:地址選通使能,低電平有效,優(yōu)先級高于其他引腳。

  

 

  3 應(yīng)用舉例

  以IDT70V9289為核心,配以適當(dāng)?shù)目刂菩盘?,即可使不同傳輸方式的雙路高速數(shù)據(jù)流實現(xiàn)無損傳輸。下面以某高速誤碼儀與CY7C68013型高速USB單片機(jī)的連接為例,介紹IDT70V9289的應(yīng)用及應(yīng)注意的問題。

  3.1 讀模式選擇

  在設(shè)計中,高速誤碼儀的Virtex_II XC2V250與CY7C68013進(jìn)行數(shù)據(jù)交換,由于CY7C68013采用突發(fā)方式傳輸且傳輸速度高達(dá)300Mbit/s,而Virtex-II XC2V250只能檢測連續(xù)數(shù)據(jù)流的誤碼,因此正好可以應(yīng)用IDT70V9289實現(xiàn)高速數(shù)據(jù)流的無損傳輸。IDT70V9289提供二種讀數(shù)據(jù)模式(流通模式和流水線模式)。為了實現(xiàn)高速傳輸和降低時序設(shè)計的復(fù)雜度,設(shè)計選擇了流水線模式。下面簡述二種模式的區(qū)別。

  

 

  (1)結(jié)構(gòu)差別

  二者在寫入過程中完全一樣,都是通過輸入寄存器緩沖數(shù)據(jù),但在讀出過程中,流水線模式通過輸出寄存器緩沖數(shù)據(jù)而流通模式則沒有。如圖2所示,在流水線模式中輸入寄存器和輸出寄存器工作在同一時鐘邊沿。

  (2)時序差別

  結(jié)構(gòu)差別反映在時序關(guān)系上就是流通模式的數(shù)據(jù)輸出比流水線模式提前一周期,并與存儲器陣列的讀數(shù)據(jù)同在一個時鐘周期,并與存儲器陣列的讀數(shù)據(jù)同在一個時鐘周期,如圖3所示,這樣,可以實現(xiàn)地址輸入和數(shù)據(jù)輸出的同步,從而滿足一些電路的時序要求;而流水線模式由于有輸出寄存器,其輸出引腳上的讀數(shù)據(jù)在幾乎整個時鐘周期內(nèi)都是可用的,因而為器件取數(shù)據(jù)提供最佳的建立時間,并允許在更高的時鐘頻率下進(jìn)行操作,同時設(shè)計者也無需擔(dān)心電路設(shè)計技巧和定時通路。更要注意的是:由于存在這種時序差別,設(shè)計者在選擇讀模式時,要考慮到相應(yīng)的時序變化,以免造成讀取數(shù)據(jù)錯誤。3.2 電路設(shè)計

 

  由于本設(shè)計的數(shù)據(jù)傳輸率高達(dá)300Mbit/s,而IDT70V9289的容量僅有1024kbit,所以必須采取邊讀邊寫的方式緩沖數(shù)據(jù)。但是,IDT70V9289并不允許雙端口對同一地址同時進(jìn)行讀和寫,也沒有像以前的SRAM(如IDT7024)那樣設(shè)計操作忙邏輯,而是制定了一套讀寫規(guī)則。由于這套讀寫規(guī)則比較復(fù)雜,為了降低時序關(guān)系的復(fù)雜度,本設(shè)計將IDT70V9289分成容量相等的二個區(qū)域,把地址預(yù)存入Virtex-II XC2V250和CY7C68013的RAM中。

  

 

  當(dāng)CY7C68013向Virtex-II XC2V250傳輸數(shù)據(jù)時,將Virtex-II XC2V250和IDT70V9289的片選端置低電平以啟動這二個電路,然后再向IDT70V9289發(fā)送數(shù)據(jù),同時通過CLKOUT端向Virtex-II XC2V250的CLKIN發(fā)送時鐘,以使Virtex-II XC2V250定時讀取數(shù)據(jù);當(dāng)CY7C68013發(fā)送512kbit后,即改變A0R-A15R引腳的值,同時Virtex-II XC2V250也通過內(nèi)置計數(shù)器定時改變A0L-A15L引腳的值,從而將CY7C68013的二個存儲區(qū)域交換過來,然后再按上述方式進(jìn)行讀寫,如此循環(huán)下去。只要讀和寫的平均速率保持一致,就可以保證數(shù)據(jù)可靠傳輸。應(yīng)用電路框圖如圖4所示。這樣做不但充分利用了二個端口可同時進(jìn)行存取操作的特點,而且巧妙地避免了同時對同一地址進(jìn)行讀寫操作的沖突,從而達(dá)到了設(shè)計要求。

  當(dāng)Virtex-II XC2V250向CY7C68013傳輸數(shù)據(jù)時,也可以通過片選端啟動CY7C68013和IDT70D9289,其余過程與上面所述類似,不過由于CY7C68013有內(nèi)置時鐘,為了保持時間一致,此時的時鐘仍由CY7C68013提供。

         結(jié)論

         IDT70V9289是IDT公司新推出的高速同步雙口靜態(tài)存儲器,其容量為64k×16bit,具有設(shè)計簡單,應(yīng)用靈活等特點。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫毥谦F公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術(shù)解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關(guān)鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險,如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點: 有效應(yīng)對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競爭力 堅持高質(zhì)量發(fā)展策略,塑強核心競爭優(yōu)勢...

關(guān)鍵字: 通信 BSP 電信運營商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術(shù)學(xué)會聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(shù)(集團(tuán))股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉