當前位置:首頁 > 模擬 > 模擬
[導讀]1 引言ESD(Electric Static Discharge)保護結構的有效設計是CMOS集成電路可靠性設計的重要任務之一,其ESD結構與工藝技術、特征尺寸密切相關,隨著IC工藝技術的進一步發(fā)展,特征尺寸越來越小,管子的柵氧層厚度越來越

1 引言

ESD(Electric Static Discharge)保護結構的有效設計是CMOS集成電路可靠性設計的重要任務之一,其ESD結構與工藝技術、特征尺寸密切相關,隨著IC工藝技術的進一步發(fā)展,特征尺寸越來越小,管子的柵氧層厚度越來越薄,芯片的面積規(guī)模越來越大,而外圍的使用環(huán)境并未改變,因此ESD的失效問題面臨越來越嚴峻的考驗,在亞微米CMOS IC中,通常做LDD(Lightly-Doped Drain)注入,在深亞微米超大規(guī)模CMOS IC設計中,通常有Silicide 或Salicide技術,這些技術的使用有助于提高電路的速度、集成度、可靠性等,但這些技術對電路的抗ESD性能極為不利,降低了ESD可靠度。在亞微米以下的電路設計中,需要對電路進行全芯片的ESD保護結構的設計。如何使全芯片有效面積盡可能小、ESD性能可靠性滿足要求且不需要增加額外的工藝步驟成為全芯片設計者的主要考慮的問題。

2 電路實例

電路為鍵盤編碼控制電路,采用0.5μm-0.6μm SPSM CMOS阱工藝,工作電壓為3V、5V,除ROM外集成度約5000門,面積為2.0×1.5mm2,一共有39個PAD,其中I/O引腳36個,一個時鐘振蕩輸入腳,一個VDD,一個VSS。PAD排列如圖1所示。

 

 

I/O口的保護結構為Finger型MOS輸出管及GGNMOS管,VDD與VSSPAD旁邊各有一個VDD-VSS電壓鉗位保護電路,邏輯結構如圖2。該結構在電路正常上電工作時,N1管作為一個VDD與VSS之間的反向二極管,而在ESD發(fā)生時,N1管開啟,作為ESD瞬時低阻抗大電流泄放通道,VDD與VSS之間的電壓則被鉗位,從而起到保護內部電路的作用。該結構又稱為ESD瞬態(tài)檢測電壓電路,其中R是由N阱電阻構成,C為MOS電容。

 

 

用ESD模型之一的人體模型工業(yè)測試標準HBMMIL-STD-883C method 3015.7對其進行ESD打擊實驗。

結果在I/O-VDD、I/O-VSS、I/O-I/O模式下,其抗擊電壓可達到4kV以上,但在VDD-VSS模式下,只能達到750V,在1kV時,電源與地短路從而造成整個電路失效。

初步分析的結果為,電源與地之間的保護結構如圖2,在版圖的設計上有薄弱環(huán)節(jié),使該結構自身的健壯性級差,從而影響了整個電路的ESD性能。

為了驗證這一想法并找到改進的辦法,對該電路做了下述實驗。

首先,對電路做液晶分析實驗,即在電路上滴上幾滴特殊的化學物質(具有流動性),然后在VDD與VSS的管腳灌入大電流,該化學液體聚集在VDD與VSS通路上電流最集中處,從而找到了擊穿點。該擊穿點就在VDDPAD附近,見圖3中畫圈的地方。

 

 

然后,對該電路進一步做了FIB實驗,即用激光把電路中該結構去掉,再做ESD打擊實驗,ESD結果顯示:VDD-VSS模式下,ESD抗擊電壓超過5kV,但I/O-VDD、I/O-VSS、I/O-I/O模式下最差的只能達到1.3kV電路就短路失效了。

所以,從本電路的ESD實驗結果及所做的實驗分析可得到:

(1)電路中,VDD-VSS電壓鉗位保護結構對提高整個電路的ESD性能非常必要,不能輕易去掉。

(2)該結構自身必須要有一定的健壯性,所以該結構中各器件的設計尺寸及版圖設計規(guī)則非常重要。

下面將進一步探討在亞微米CMOS IC ESD結構的設計中,VDD-VSS電壓鉗位結構的有效設計。

在HBM(Human Body Model)模型中,主要包含三種ESD的打擊方案:

(1)I/O-VDD/VSS;(2)I/O-I/O;(3)VDD-VSS;

幾種方式相對獨立也相互影響,其中I/O-VDD/VSS模式下主要利用每個I/O口對VDD、VSS直接的保護結構,通常放置在每個I/O PAD的兩側,如一對簡單的二極管,F(xiàn)inger型的GGNMOS(Gate-Ground NMOS)、TFO(Thick-Field-Oxide)場管、SCR或幾個結構的組合等,主要利用晶體管的Snap back-down驟回崩潰區(qū)對電壓進行鉗位,見圖4,其中PS-mode及ND-mode模式下電路易損壞;I/O-I/O及VDD-VSS模式則與VDD、VSS間直接的ESD保護結構的設備及全芯片的ESD保護結構設計極為相關。特別是全芯片VDD、VSS間直接有效的ESD低阻抗大電流泄放通道的設計能有效提高電路的整體抗ESD性能,關于全芯片的ESD結構設計將在文章的最后予以簡單的闡述。

 

更多資訊請關注:21ic模擬頻道

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或將催生出更大的獨角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉型技術解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術公司SODA.Auto推出其旗艦產品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關鍵字: 汽車 人工智能 智能驅動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務中斷的風險,如企業(yè)系統(tǒng)復雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務連續(xù)性,提升韌性,成...

關鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網易近期正在縮減他們對日本游戲市場的投資。

關鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產業(yè)博覽會開幕式在貴陽舉行,華為董事、質量流程IT總裁陶景文發(fā)表了演講。

關鍵字: 華為 12nm EDA 半導體

8月28日消息,在2024中國國際大數(shù)據(jù)產業(yè)博覽會上,華為常務董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權最終是由生態(tài)的繁榮決定的。

關鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應對環(huán)境變化,經營業(yè)績穩(wěn)中有升 落實提質增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務引領增長 以科技創(chuàng)新為引領,提升企業(yè)核心競爭力 堅持高質量發(fā)展策略,塑強核心競爭優(yōu)勢...

關鍵字: 通信 BSP 電信運營商 數(shù)字經濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術學會聯(lián)合牽頭組建的NVI技術創(chuàng)新聯(lián)盟在BIRTV2024超高清全產業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術創(chuàng)新聯(lián)...

關鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關鍵字: BSP 信息技術
關閉
關閉