廠家提供的攝像頭芯片可能位于PCB子板,圖8所示為攝像頭子板模塊的功能框圖。輸入包括電源、PWR和晶振時鐘(XCLK)。輸出信號包含并行數(shù)據(jù)位(D0..D9)、I²C總線(SDA、SCL)、視頻同步(HREF、VSYNC)和像素時鐘(PCLK)。
圖8. 攝像頭模塊功能框圖
圖9所示為應用電路的FPGA和串行器芯片的原理圖。電路通過兩對雙絞線組成的串行電纜供電,一對用于傳輸串行信號,另一對用于供電。獨立的LDO電源IC用于串行器和FPGA器件。攝像頭模塊采用旁路電容,自帶LDO電源芯片,進一步降低潛在干擾。FPGA和串行器之間的數(shù)據(jù)鏈路采用阻尼電阻。
清晰圖像(PDF, 1.6MB)
圖9a. 應用電路的FPGA部分
清晰圖像(PDF, 533kB)
圖9b. 應用電路的串行器部分
MAX9259也能夠直接連接至攝像頭傳感器,例如OV10630,以構建更小的攝像頭。彩色空間轉(zhuǎn)換FPGA可置于解串器之后。由于這種應用需要攝像鏈路輸出,可直接由MAX9268驅(qū)動,所以彩色轉(zhuǎn)換FPGA置于攝像頭傳感器和串行器(MAX9259)之間。
視頻采集示例
圖10所示攝像頭應用電路也是利用這些攝像頭電路搭建的。
圖10. 攝像頭應用電路
結論
本應用筆記介紹Maxim的攝像頭解串器IC與FPGA配合工作的典型方案。提供應用原理圖和FPGA代碼,用于現(xiàn)有的參考設計。即將給出本應用筆記的升級版:RAW RGB至24位RGB FPGA轉(zhuǎn)換器。