當(dāng)前位置:首頁 > 模擬 > 模擬
[導(dǎo)讀]數(shù)據(jù)轉(zhuǎn)換器是通信系統(tǒng)中的重要元件,構(gòu)成模擬傳輸媒介(如光纖、微波、射頻和FPGA及DSP等數(shù)字處理模塊)之間的橋梁。系統(tǒng)設(shè)計師通常側(cè)重于為應(yīng)用選擇最合適的數(shù)據(jù)轉(zhuǎn)換器,在向數(shù)據(jù)轉(zhuǎn)換器提供輸入的時鐘發(fā)生器件的選擇上往往少有考慮。目前市場上有性能屬性大相徑庭的眾多時鐘發(fā)生器。然而,如果不慎重考慮時鐘發(fā)生器、相位噪聲和抖動性能,數(shù)據(jù)轉(zhuǎn)換器、動態(tài)范圍和線性度性能可能受到嚴(yán)重的影響。本文將詳細(xì)討論時鐘發(fā)生器、相位噪聲和抖動對數(shù)據(jù)轉(zhuǎn)換器(ADC和DAC)的動態(tài)范圍和線性度的影響。文中將就時鐘抖動對轉(zhuǎn)換器SNR的影響進行理論分析,同時介紹運用ADI高性能時鐘發(fā)生器得到的仿真結(jié)果。

摘要

數(shù)據(jù)轉(zhuǎn)換器是通信系統(tǒng)中的重要元件,構(gòu)成模擬傳輸媒介(如光纖、微波、射頻和FPGA及DSP等數(shù)字處理模塊)之間的橋梁。系統(tǒng)設(shè)計師通常側(cè)重于為應(yīng)用選擇最合適的數(shù)據(jù)轉(zhuǎn)換器,在向數(shù)據(jù)轉(zhuǎn)換器提供輸入的時鐘發(fā)生器件的選擇上往往少有考慮。目前市場上有性能屬性大相徑庭的眾多時鐘發(fā)生器。然而,如果不慎重考慮時鐘發(fā)生器、相位噪聲和抖動性能,數(shù)據(jù)轉(zhuǎn)換器、動態(tài)范圍和線性度性能可能受到嚴(yán)重的影響。本文將詳細(xì)討論時鐘發(fā)生器、相位噪聲和抖動對數(shù)據(jù)轉(zhuǎn)換器(ADC和DAC)的動態(tài)范圍和線性度的影響。文中將就時鐘抖動對轉(zhuǎn)換器SNR的影響進行理論分析,同時介紹運用ADI高性能時鐘發(fā)生器得到的仿真結(jié)果。

ADI開發(fā)了一個獨特的高性能時鐘分配和時鐘發(fā)生產(chǎn)品系統(tǒng),使系統(tǒng)設(shè)計師可以實現(xiàn)數(shù)據(jù)轉(zhuǎn)換器的最佳性能。HMC1032LP6GE和HMC1034LP6GE為SMT封裝時鐘發(fā)生器,是多種高性能蜂窩/4G基礎(chǔ)設(shè)施、光纖和網(wǎng)絡(luò)應(yīng)用的理想選擇,在同類產(chǎn)品中具有最佳的抖動性能和行業(yè)領(lǐng)先的相位噪底。HMC987LP5E 1:9扇出緩沖器是關(guān)鍵應(yīng)用中充當(dāng)時鐘驅(qū)動器的最佳選擇,噪底超低,僅−166 dBc/Hz。這些器件的主要技術(shù)規(guī)格如表1和表2所示。

系統(tǒng)考慮因素

采用MIMO(多輸入多輸出)架構(gòu)的典型LTE(長期演進)基站如圖1所示。該架構(gòu)由多個發(fā)射器、接收器和DPD(數(shù)字預(yù)失真)反饋路徑構(gòu)成。各種發(fā)射器/接收器組件(如數(shù)據(jù)轉(zhuǎn)換器(ADC/DAC))和本振(LO)要求采用低抖動參考時鐘以提高性能。其他基帶組件也要求各種頻率的時鐘源。

表1.時鐘發(fā)生器——典型性能

表2.時鐘分配產(chǎn)品——典型性能

2 時鐘發(fā)生器性能對數(shù)據(jù)轉(zhuǎn)換器的影響

圖1.面向采用MIMO架構(gòu)的典型LTE基站的時鐘時序解決方案。

用于實現(xiàn)基站間同步的時鐘源一般來自GPS(全球定位系統(tǒng))或CPRI(通用公共射頻接口)鏈路。這種源一般擁有優(yōu)秀的長期頻率穩(wěn)定性;但它要求把頻率轉(zhuǎn)換成所需的局部參考頻率,以實現(xiàn)良好的短期穩(wěn)定性或抖動。高性能時鐘發(fā)生器(如HMC1032LP6GE)可執(zhí)行頻率轉(zhuǎn)換操作并提供低抖動時鐘信號,在此基礎(chǔ)上,這些信號可能會分配給各種基站組件。選擇最佳時鐘發(fā)生器至關(guān)重要,因為欠佳參考時鐘會增高LO相位噪聲,結(jié)果會提高發(fā)射/接收EVM(誤差矢量幅度)和系統(tǒng)SNR(信噪比)。高時鐘抖動和噪底也會影響數(shù)據(jù)轉(zhuǎn)換器,因為它會降低系統(tǒng)SNR并導(dǎo)致數(shù)據(jù)轉(zhuǎn)換器雜散輻射,從而進一步降低數(shù)據(jù)轉(zhuǎn)換器的SFDR(無雜散動態(tài)范圍)。結(jié)果,低性能時鐘源最終會降低系統(tǒng)容量和吞吐量。

時鐘發(fā)生器技術(shù)規(guī)格

盡管關(guān)于時鐘抖動的定義多種多樣,但在數(shù)據(jù)轉(zhuǎn)換器應(yīng)用中,最合適的定義是相位抖動,其單位為時域ps rms或fs rms。相位抖動(PJBW)是通過時鐘信號相位噪聲在載波特定失調(diào)范圍內(nèi)的積分推導(dǎo)出來的抖動,計算公式如下:

 

 

fCLK為工作頻率;fMIN/fMAX表示目標(biāo)帶寬,S(fCLK)表示SSB相位噪聲。積分帶寬的上限和下限(fMIN/fMAX)因具體應(yīng)用而異,取決于設(shè)計敏感的相關(guān)頻譜成分。設(shè)計師的目標(biāo)是選擇所需帶寬中的積分噪聲最低或者相位抖動最低的時鐘發(fā)生器。傳統(tǒng)上,時鐘發(fā)生器的特性是在12 kHz至20 MHz積分條件下測得的,這也是光學(xué)通信接口(如SONET)的指定要求。雖然這可能適用于一些數(shù)據(jù)轉(zhuǎn)換器應(yīng)用,但要捕獲高速數(shù)據(jù)轉(zhuǎn)換器采樣時鐘的相關(guān)噪聲曲線,通常需要更寬的積分頻譜,具體是指20 MHz以上。在測量相位噪聲時,噪聲遠(yuǎn)遠(yuǎn)偏離載波頻率。例如,數(shù)據(jù)轉(zhuǎn)換器采樣實際使用的時鐘頻率一般稱為遠(yuǎn)遠(yuǎn)偏離載波相位噪聲。該噪聲的限值通常稱為相位噪底,如圖2所示。該圖所示為ADI HMC1032LP6GE時鐘發(fā)生器的實際測量圖。相位噪底在數(shù)據(jù)轉(zhuǎn)換器應(yīng)用中顯得格外重要,其原因在于轉(zhuǎn)換器SNR對其時鐘輸入端的寬帶噪聲極其敏感。當(dāng)設(shè)計師評估時鐘發(fā)生器選項時,必須把相位噪底性能作為一項關(guān)鍵基準(zhǔn)指標(biāo)。

圖2.HMC1032LP6GE的相位噪聲和抖動性能。

在圖2中,工作頻率為~160 MHz時,積分相位抖動為~112 fs rms,積分帶寬為12 kHz至20 MHz,相位噪底為~–168 dBc/Hz。這里值得注意的是,在為數(shù)據(jù)轉(zhuǎn)換器選擇最合適的時鐘發(fā)生器時,設(shè)計師不僅要參考頻域的相位噪聲測量值,同時也要參考時域的時鐘信號質(zhì)量測量值,比如占空比、上升/下降時間。

數(shù)據(jù)轉(zhuǎn)換器的性能

為了描述時鐘噪聲對數(shù)據(jù)轉(zhuǎn)換器性能的影響,不妨將轉(zhuǎn)換器視為一個數(shù)字混頻器,二者僅存在一個細(xì)微差異。在混頻器中,LO的相位噪聲將添加到被混頻的信號中。在數(shù)據(jù)轉(zhuǎn)換器中,時鐘的相位噪聲將疊加到轉(zhuǎn)換輸出中,但受信號與時鐘頻率之比的抑制。時鐘抖動會導(dǎo)致采樣時間錯誤,表現(xiàn)為SNR下降。

時間抖動(T抖動)即是采樣時間中的rms誤差,單位為秒。

在有些應(yīng)用中,可能會利用時鐘抖動來減少時鐘信號的抖動,但這種方法存在顯著的缺陷:

Ø 濾波器雖然可能會消除時鐘信號的寬帶噪聲,但窄帶噪聲卻保持不變。.

Ø 濾波器的輸出通常是一個類似于正弦波的慢壓擺率,會影響時鐘信號對時鐘路徑內(nèi)部噪聲的敏感度。

Ø 濾波器消除了靈活性,無法更改時鐘頻率以實施多個采樣速率架構(gòu)。

一種更實際的辦法是用一個擁有快壓擺率和高輸出驅(qū)動能力的低噪聲時鐘驅(qū)動器來最大化時鐘信號的斜率。這種方法可以優(yōu)化性能,原因如下:

Ø 消除時鐘濾波器之后可以降低設(shè)計的復(fù)雜性,減少組件數(shù)量。

Ø 快速上升時間會抑制ADC時鐘路徑內(nèi)部的噪聲。

Ø 窄帶和寬帶噪聲都可以通過選擇最佳時鐘源來優(yōu)化。

Ø 可編程時鐘發(fā)生器可實現(xiàn)不同的采樣速率,因而可以增加解決方案對不同應(yīng)用的適應(yīng)能力。

超低時鐘噪底至關(guān)重要。遠(yuǎn)遠(yuǎn)偏離載波的時鐘抖動噪聲在ADC中采樣,并疊加進ADC數(shù)字輸出頻段中。該頻段受奈奎斯特頻率限制,后者定義為:

時鐘抖動通常由ADC時鐘信號的寬帶白噪底所主導(dǎo)。雖然ADC的SNR性能取決于多種因素,但時鐘信號寬帶抖動的影響由下式?jīng)Q定:

如上式所示,與混頻器不同,時鐘抖動的SNR貢獻(xiàn)與ADC模擬輸入頻率(fIN)成正比。

在驅(qū)動ADC時,時鐘噪聲受時鐘驅(qū)動器路徑中的帶寬限制,一般由ADC時鐘輸入電容主導(dǎo)。寬帶時鐘噪聲會調(diào)制較大的輸入信號并疊加進ADC輸出頻譜中。時鐘路徑的相位噪聲會降低輸出SNR性能,降幅與輸入信號的幅度和頻率成比例。最差情況是,在存在小信號的情況下還存在較大的高頻信號。

在現(xiàn)代無線電通信系統(tǒng)中,情況經(jīng)常是,輸入端存在多個載波信號,然后在DSP中對各目標(biāo)信號進行過濾,以匹配信號帶寬。在許多情況下,處于一個頻率的較大的無用信號會與時鐘噪聲混合,結(jié)果會降低ADC通帶中其他頻率下的可用SNR。在這種情況下,目標(biāo)SNR為所需信號帶寬中的SNR。另外,上面的SNRJITTER值實際上是相對于最大信號(通常是一個無用信號或阻塞信號)的幅度的。

所需目標(biāo)信號頻段中的輸出噪聲取決于:

a. 在給定輸入頻率下,計算時鐘噪聲和較大無用信號條件下ADC性能的降幅;例如,計算ADC全帶寬中的SNR。

b. 用所需信號帶寬與數(shù)據(jù)轉(zhuǎn)換器全帶寬之比計算所需信號帶寬中的SNR。

c. 基于無用信號在滿量程以下的幅度增大該值。

步驟b的結(jié)果只是為了按以下方式修正前面所示的SNR等式:

Ø SNRJITTER:在存在頻率為fin的大信號且采樣速率為fs的條件下,時鐘抖動在帶寬fBW中的SNR貢獻(xiàn)。

Ø fIN:滿量程無用信號的輸入頻率,單位為Hz。

Ø TJITTER:ADC時鐘的輸入抖動,單位為秒。

Ø fBW:所需輸出信號的帶寬,單位為Hz。

Ø fs:數(shù)據(jù)轉(zhuǎn)換器的采樣速率,單位為Hz。

Ø SNRDC:數(shù)據(jù)轉(zhuǎn)換器在直流輸入條件下的SNR,單位為dB。

最后,在存在滿量程阻塞信號的條件下,目標(biāo)信號頻段中的最大可用SNR只是抖動與直流貢獻(xiàn)噪聲功率之和。

例如,對于ENOB為12.5位(直流)或者SNR為75 dB的500 MSPS數(shù)據(jù)轉(zhuǎn)換器,則在相當(dāng)于采樣速率一半的帶寬中在250 MHz的頻率下進行評估。如果目標(biāo)信號的帶寬為5 MHz,則在接近直流時的可能SNR(帶寬為5 MHz,時鐘完美)為75 + 10 × log10 (250/5) = 92 dB。

然而,ADC時鐘并不完美;根據(jù)圖3所示,在5 MHz所需信號帶寬中的性能下降效應(yīng)為x軸頻率下大無用信號輸入的函數(shù)。隨著抖動的增加,無用信號的影響變得更加嚴(yán)重,隨著輸入頻率的增加,情況同樣如此。如果無用信號的幅度下降,可用SNR將按比例增加。

例如,如果在200 MHz輸入下對一個滿量程5 MHz無用W-CDMA信號進行采樣,采用一個高質(zhì)量的500 MHz時鐘(如HMC1034LP6GE),且運行于整數(shù)模式下時抖動為70 fs,則附近5 MHz通道中的SNR約為91 dB。相反,如果時鐘抖動降至500 fs,則同一數(shù)據(jù)轉(zhuǎn)換器和信號只會表現(xiàn)出81 dB的SNR,相當(dāng)于性能下降10 dB。

在400 MHz下把同一信號輸入數(shù)據(jù)轉(zhuǎn)換器,70 fs的時鐘會產(chǎn)生88 dB的SNR。類似地,在500 fs的時鐘下,SNR值會降至僅75 dB。

圖3.ADC SNR與時鐘抖動和輸入頻率的關(guān)系。

結(jié)論

為時鐘生成和數(shù)據(jù)轉(zhuǎn)換選擇正確的組件可使設(shè)計師從給定架構(gòu)中獲得最佳的性能。在選擇時鐘發(fā)生器時要考慮的重要標(biāo)準(zhǔn)有相位抖動和相位噪底,它們會影響被驅(qū)動的數(shù)據(jù)轉(zhuǎn)換器的SNR。正如分析所示,對于選定的時鐘發(fā)生器,其低相位噪底和低積分相位抖動特性有助于最小化多載波應(yīng)用中SNR性能在較高ADC輸入頻率下的降幅。HMC1032LP6GE和HMC1034LP6GE 時鐘發(fā)生器在設(shè)計時即已充分考慮了數(shù)據(jù)轉(zhuǎn)換器應(yīng)用的需求,搭配ADI高速ADC器件使用可獲得良好的性能。

這些時鐘發(fā)生器以及ADI的時鐘分配產(chǎn)品和ADC可以組合起來,打造超高性能的時序解決方案。這些產(chǎn)品可以通過公司網(wǎng)站訂購,數(shù)據(jù)手冊也可通過www.analog.com獲取。

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫毥谦F公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術(shù)解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關(guān)鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險,如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應(yīng)對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競爭力 堅持高質(zhì)量發(fā)展策略,塑強核心競爭優(yōu)勢...

關(guān)鍵字: 通信 BSP 電信運營商 數(shù)字經(jīng)濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術(shù)學(xué)會聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(shù)(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉