當(dāng)前位置:首頁 > 汽車電子 > 汽車電子
[導(dǎo)讀]Xilinx(賽靈思)公司的汽車(XA)電子控制單元(ECU)開發(fā)套件是基于賽靈思公司滿足汽車應(yīng)用標(biāo)準(zhǔn)的低成本Xilinx® XA Spartan"-3E 現(xiàn)場可編程門陣列(FPGA)器件。XA 汽車 ECU套件為快速開發(fā)車內(nèi)網(wǎng)絡(luò)、信息娛樂、輔助駕駛

Xilinx(賽靈思)公司的汽車(XA)電子控制單元(ECU)開發(fā)套件是基于賽靈思公司滿足汽車應(yīng)用標(biāo)準(zhǔn)的低成本Xilinx® XA Spartan"-3E 現(xiàn)場可編程門陣列(FPGA)器件。XA 汽車 ECU套件為快速開發(fā)車內(nèi)網(wǎng)絡(luò)、信息娛樂、輔助駕駛以及駕駛信息系統(tǒng)提供了一個平臺。它該套件包括一個帶有預(yù)工程化硬件接口的開發(fā)板,支持眾多汽車應(yīng)用IP。利用這一完整的開發(fā)環(huán)境,汽車設(shè)計人員可快速完成器件評估,迅速完成設(shè)計并開始運(yùn)行。本文介紹了Xilinx的Spartan-3E FPGA系列主要性能,以及汽車電子ECU 開發(fā)套件 (HW-XA3S1600E-UNI-G)的主要性能和方框圖。

賽靈思汽車(XA)電子控制單元(ECU)開發(fā)套件是基于賽靈思公司滿足汽車應(yīng)用標(biāo)準(zhǔn)的低成本Xilinx® XA Spartan"-3E 現(xiàn)場可編程門陣列(FPGA)器件。XA 汽車 ECU套件為快速開發(fā)車內(nèi)網(wǎng)絡(luò)、信息娛樂、輔助駕駛以及駕駛信息系統(tǒng)提供了一個平臺。

XA汽車ECU開發(fā)套件。該套件包括一個帶有預(yù)工程化硬件接口的開發(fā)板,支持眾多汽車應(yīng)用IP。利用這一完整的開發(fā)環(huán)境,汽車設(shè)計人員可快速完成器件評估,迅速完成設(shè)計并開始運(yùn)行。

XA 汽車 ECU開發(fā)套件提供了開發(fā)完整子系統(tǒng)所需要的所有元器件,包括配有一片XA Spartan-3E 160萬系統(tǒng)門FPGA的XA1600E開發(fā)板,板上硬件接口,如CAN 2.0B 和 C、Ethernet 10/100、USB 2.0、SPI 和 SCI。預(yù)先驗證的賽靈思和第三方應(yīng)用IP為開發(fā)MOST® 系統(tǒng)、FlexRay" 連接以及高速和低速CAN總結(jié)接口提供了必要的構(gòu)建模塊。該套件還包括一個帶有通用適配器的電源、編程和定制串行電纜、快速入門指南以及包含方便評估的參考設(shè)計的資源CD。同時還支持賽靈思嵌入式開發(fā)套件和ISE"設(shè)計工具評估版。

關(guān)于XA Spartan-3E FPGA

XA Spartan-3E FPGA系列滿足大批量成本敏感汽車電子應(yīng)用要求。該系列的五款器件提供從10萬至160萬系統(tǒng)門不同密度和不同封裝組合。XA器件同時提供擴(kuò)展溫度范圍Q-Grade (-40°C 至 +125°C Tj) 和 I-Grade (-40°C 至 +100°C Tj)器件,并且符合業(yè)界公認(rèn)的AEC-Q100標(biāo)準(zhǔn)。與此前的器件相比,這些90nm器件單位美元成本提供了更多功能和I/O帶寬,在可編程邏輯行業(yè)確立了新標(biāo)準(zhǔn)。由于其超低成本,XA Spartan-3E FPGA提供了優(yōu)異的替代解決方案,避免了ASIC和ASSP的高掩膜成本和長開發(fā)周期。

一.Spartan-3E FPGA系列

The Spartan"-3E family of Field-Programmable Gate Arrays (FPGAs) is specifically designed to meet the needs of high volume, cost-sensitive consumer electronic applications.

The five-member family offers densities ranging from 100,000 to 1.6 million system gates.The Spartan-3E family builds on the success of the earlier Spartan-3 family by increasing the amount of logic per I/O, significantly reducing the cost per logic cell. New features improve system performance and reduce the cost of configuration.

These Spartan-3E enhancements, combined with advanced 90 nm process technology, deliver more functionality and bandwidth per dollar than was previously possible, setting new standards in the programmable logic industry.

Because of their exceptionally low cost, Spartan-3E FPGAs are ideally suited to a wide range of consumer electronics applications, including broadband access, home networking, display/projection, and digital television equipment.

The Spartan-3E family is a superior alternative to mask programmed ASICs. FPGAs avoid the high initial cost, the lengthy development cycles, and the inherent inflexibility of

conventional ASICs. Also, FPGA programmability permits design upgrades in the field with no hardware replacement necessary, an impossibility with ASICs.

Spartan-3E FPGA系列主要特性:

Very low cost, high-performance logic solution for high-volume, consumer-oriented applications

Proven advanced 90-nanometer process technology

Multi-voltage, multi-standard SelectIO" interface pins

- Up to 376 I/O pins or 156 differential signal pairs

- LVCMOS, LVTTL, HSTL, and SSTL single-ended signal standards

- 3.3V, 2.5V, 1.8V, 1.5V, and 1.2V signaling

- 622+ Mb/s data transfer rate per I/O

- True LVDS, RSDS, mini-LVDS, differential HSTL/SSTL differential I/O

- Enhanced Double Data Rate (DDR) support

- DDR SDRAM support up to 333 Mb/s

Abundant, flexible logic resources

- Densities up to 33,192 logic cells, including optional shift register or distributed RAM support

- Efficient wide multiplexers, wide logic

- Fast look-ahead carry logic

- Enhanced 18 x 18 multipliers with optional pipeline

- IEEE 1149.1/1532 JTAG programming/debug port

Hierarchical SelectRAM" memory architecture

- Up to 648 Kbits of fast block RAM

- Up to 231 Kbits of efficient distributed RAM

Up to eight Digital Clock Managers (DCMs)

- Clock skew elimination (delay locked loop)

- Frequency synthesis, multiplication, division

- High-resolution phase shifting

- Wide frequency range (5 MHz to over 300 MHz)

Eight global clocks plus eight additional clocks per each half of device, plus abundant low-skew routing

Configuration interface to industry-standard PROMs

- Low-cost, space-saving SPI serial Flash PROM

- x8 or x8/x16 parallel NOR Flash PROM

- Low-cost Xilinx Platform Flash with JTAG

Complete Xilinx ISE" and WebPACK" development system support

MicroBlaze" and PicoBlaze" embedded processor cores

Fully compliant 32-/64-bit 33 MHz PCI support (66 MHz in some devices)

Low-cost QFP and BGA packaging options

- Common footprints support easy density migration

- Pb-free packaging options

二.汽車電子ECU 開發(fā)套件 (HW-XA3S1600E-UNI-G)

The Automotive ECU Development Kit (HW-XA3S1600E-UNI-G) is a configurable and extensible platform suited for a wide range of automotive applications right out of the box.

圖1。汽車電子ECU 開發(fā)套件外形圖

With its small form factor, it can be easily placed in standard metal housing. The board was designed to be powered by a 12-volt power supply for in-vehicle prototype use. Powered by a completely field-configurable Spartan-3E FPGA platform, this kit:

Combines programmable logic for custom driven IP applications with the Xilinx MicroBlaze"32-bit microprocessor core.

Features robust memory subsystem containing on-board Flash and SRAM memory.

Supports standard Automotive and System-on-chip peripherals including all necessary physical layers on board the ECU, such as JTAG, 10/100 Ethernet, USB 2.0, 12-bit ADC, High and Low Speed CAN, FlexRay", LIN, K-Line, UART, SPI and over 150 user programmable I/Os.

ECU 開發(fā)套件包括:

XA1600E development board with the XC3S1600EFG484 device

Power supply with universal adaptor

Programming cable

Custom serial cable

QuickStart guide

EDK and ISE" evaluation tools

Resource CD with reference designs for easy evaluation

ECU 開發(fā)套件主要特性:

Xilinx device: XC3S1600EFG484 FPGA

Complete out-of-the box development system

On-board hardware interfaces such as CAN 2.0C, Ethernet 10/100, USB 2.0, SPI, and SCI

Support for pre-verified Xilinx and Partner IP for High and Low Speed CAN, FlexRay" and MOST® network interfaces.

Daughter card is required for MOST interface.

圖2。ECU 開發(fā)板方框圖

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫毥谦F公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術(shù)解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關(guān)鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險,如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點: 有效應(yīng)對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競爭力 堅持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競爭優(yōu)勢...

關(guān)鍵字: 通信 BSP 電信運(yùn)營商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術(shù)學(xué)會聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(shù)(集團(tuán))股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉