當(dāng)前位置:首頁(yè) > 智能硬件 > 智能硬件
[導(dǎo)讀]介紹用VHDL語(yǔ)言設(shè)計(jì)該存儲(chǔ)器數(shù)據(jù)串并轉(zhuǎn)換接口的IP核,從而通過(guò)硬件(FPGA或其他可編程芯片)實(shí)現(xiàn)AT24系列存儲(chǔ)器與8位微處理器之間的并行通信。

摘 要 AT24系列EEPROM芯片是基于I2C(Inter-Integrated Circuit)總線協(xié)議而設(shè)計(jì)的。該存儲(chǔ)器與微處理器通信,需要把串行數(shù)據(jù)轉(zhuǎn)換成并行數(shù)據(jù),或把并行數(shù)據(jù)轉(zhuǎn)換成串行數(shù)據(jù)后,通信過(guò)程才能進(jìn)行。介紹用VHDL語(yǔ)言設(shè)計(jì)該存儲(chǔ)器數(shù)據(jù)串并轉(zhuǎn)換接口IP核,從而通過(guò)硬件(FPGA或其他可編程芯片)實(shí)現(xiàn)AT24系列存儲(chǔ)器與8位微處理器之間的并行通信。
關(guān)鍵詞 I2C總線 AT24系列存儲(chǔ)器 VHDL 串并轉(zhuǎn)換 微處理器??

1  I2C總線的基本概念?

      I2C總線協(xié)議是Philips公司推出的總線協(xié)議。它是多主機(jī)總線,通過(guò)2根線(SDA-aserial data line,SCL-a serial clock line)與連接到總線上的器件之間傳送信息,根據(jù)地址識(shí)別每個(gè)器件。例如,微控制器、LCD驅(qū)動(dòng)器、存儲(chǔ)器、鍵盤(pán),連接的器件可以工作在發(fā)送和(或)接收狀態(tài)。很顯然,LCD驅(qū)動(dòng)器等一些器件只能是接收器,而存儲(chǔ)器可以發(fā)送和接收數(shù)據(jù)。對(duì)于AT24系列存儲(chǔ)器來(lái)說(shuō),器件的地址是通過(guò)把地址輸入端A0,A1,A2進(jìn)行硬件連接來(lái)確定的。

?  圖1是典型的I2C總線結(jié)構(gòu)。SDA和SCL都是雙向線,通過(guò)上拉電阻接正電源。當(dāng)總線空閑時(shí),這兩根線處于高電平狀態(tài),連到總線的器件的輸出級(jí)必須是開(kāi)漏極或集電極開(kāi)路,以具有線“與”的功能。設(shè)備與總線的接口電路如圖2所示。 ?

????????      

2  I2C總線的數(shù)據(jù)傳輸?

    在I2C總線的數(shù)據(jù)傳輸過(guò)程中,定義了開(kāi)始和停止信號(hào)。如圖3所示,SCL保持“高”,SDA由“高”變?yōu)椤暗汀睘殚_(kāi)始信號(hào);SCL保持“高”,SDA由“低”變?yōu)椤案摺睘橥V剐盘?hào)。開(kāi)始(S)和停止(P)信號(hào)由主器件產(chǎn)生。在時(shí)鐘高電平期間上的數(shù)據(jù)必須保持穩(wěn)定,如圖4所示,只有在時(shí)鐘線SCL的時(shí)鐘低電平期間,SDA線上高電平或低電平才能變化。

?

?

    到SDA線上的每個(gè)字節(jié)必須是8位長(zhǎng)度,每次傳輸?shù)淖止?jié)數(shù)是不受限制的,每個(gè)字節(jié)后面必須跟一個(gè)響應(yīng)位。如果一個(gè)接收器件在完成其他功能前(如一個(gè)內(nèi)部中斷)不能接收另一個(gè)數(shù)據(jù)的完整字節(jié)時(shí),可以使時(shí)鐘保持低電平,以促使發(fā)送器進(jìn)入等待狀態(tài)。當(dāng)接收器準(zhǔn)備好接收下一個(gè)數(shù)據(jù)字節(jié)并釋放SCL線,數(shù)據(jù)傳輸繼續(xù)進(jìn)行。圖5表示出了I2C總線上的數(shù)據(jù)傳送時(shí)序。

       數(shù)據(jù)傳送具有應(yīng)答是必須的。與應(yīng)答對(duì)應(yīng)的時(shí)鐘脈沖由主控器件產(chǎn)生。發(fā)送器在應(yīng)答期間必須下拉SDA線。當(dāng)尋址的被控器件不能應(yīng)答時(shí),數(shù)據(jù)保持為高,于是主器件產(chǎn)生停止信號(hào)終止傳輸。?

3IP核的設(shè)計(jì)

3.1該IP核設(shè)計(jì)與軟件實(shí)現(xiàn)的比較

?  在I2C總線的應(yīng)用中,實(shí)現(xiàn)微機(jī)與AT24系列存儲(chǔ)器之間的通信,可以把微機(jī)的通用I/O口作為I2C總線的接口,通過(guò)匯編由軟件控制實(shí)現(xiàn)數(shù)據(jù)的傳輸。由于軟件在操作上時(shí)間的原因,速度總要受到限制。并且匯編控制也很難作為一個(gè)統(tǒng)一的標(biāo)準(zhǔn)在應(yīng)用中推廣。通過(guò)IP核設(shè)計(jì),我們可以在硬件上實(shí)現(xiàn)數(shù)據(jù)串并轉(zhuǎn)換的目的。工作的速度只與存儲(chǔ)器本身的特性有關(guān),克服了軟件在此方面的不足。

3.2系統(tǒng)設(shè)計(jì)方案

?  該系統(tǒng)主要由I2C串行移位寄存器(SSR)、數(shù)據(jù)緩沖寄存器(IDBR)、控制寄存器(ICR)、狀態(tài)寄存器(ISR)、從地址寄存器(ICCR)、SCL產(chǎn)生器(SCL Generator)及其他總線組成。圖6為其基本內(nèi)部結(jié)構(gòu)。

?  在該系統(tǒng)中,SSR把并行數(shù)據(jù)變?yōu)榇袛?shù)據(jù),傳輸給存儲(chǔ)器,或者把存儲(chǔ)器的串行數(shù)據(jù)變?yōu)椴⑿袛?shù)據(jù),傳輸為處理器;IDBR把并口來(lái)的數(shù)據(jù)或把被轉(zhuǎn)換成并行的數(shù)據(jù)暫且裝載起來(lái);ICR控制著整個(gè)系統(tǒng)的讀/寫(xiě)、數(shù)據(jù)的轉(zhuǎn)換等操作;ISR則監(jiān)視著系統(tǒng)的狀態(tài)。

3.3數(shù)據(jù)的通信格式

?  主控制器(CPU)如果要從存儲(chǔ)器讀數(shù)據(jù)或者寫(xiě)(0表示寫(xiě))數(shù)據(jù)到存儲(chǔ)器,則需經(jīng)過(guò)接口轉(zhuǎn)換。SDA上的信號(hào)傳輸要遵循一定的格式。在主控制器(CPU)給存儲(chǔ)器寫(xiě)數(shù)據(jù)時(shí),把設(shè)備地址、字節(jié)地址和數(shù)據(jù)送給接口,接口完成與存儲(chǔ)器之間的數(shù)據(jù)交換。如下:

? 

    其中確認(rèn)(A)是存儲(chǔ)器傳送給接口的信號(hào),其余的如開(kāi)始(S)、設(shè)備地址等信號(hào)是接口產(chǎn)生的信號(hào)。

???????????????

?

    主控制器從接口讀數(shù)據(jù)時(shí),會(huì)把設(shè)備地址、字節(jié)地址和讀信號(hào)告訴接口,接口通過(guò)與存儲(chǔ)器進(jìn)行數(shù)據(jù)交換,把數(shù)據(jù)讀出來(lái),送給主控制器。數(shù)據(jù)格式如下:

  

    其中確認(rèn)(A)和數(shù)據(jù)是存儲(chǔ)器產(chǎn)生的,其余的如開(kāi)始(S)、設(shè)備地址、停止(P)等信號(hào)是接口產(chǎn)生的。

3.4IP核的VHDL設(shè)計(jì)

?  該IP核的VHDL設(shè)計(jì)從低到高共5個(gè)模塊。這幾個(gè)模塊分別為頭地址移位寄存器模塊、數(shù)據(jù)移位寄存器模塊、計(jì)數(shù)器模塊、控制模塊和外圍綜合模塊。

?  頭地址移位寄存器是用來(lái)裝載寫(xiě)入(讀出)設(shè)備地址,在控制模塊的控制下,把設(shè)備地址移位到串行數(shù)據(jù)線SDA上。數(shù)據(jù)移位寄存器是用來(lái)裝載寫(xiě)入/讀出的數(shù)據(jù)、字節(jié)地址,并在控制模塊的控制下,把寫(xiě)入的數(shù)據(jù)、字節(jié)地址移位到SDA上,或者把從SDA讀出的串行數(shù)據(jù)變?yōu)椴⑿袛?shù)據(jù),以傳送給主控制器。在該IP核設(shè)計(jì)中,需要對(duì)移位的數(shù)據(jù)字節(jié)進(jìn)行記數(shù),計(jì)數(shù)器模塊實(shí)現(xiàn)該功能。控制模塊主要通過(guò)以剛提到的三個(gè)模塊為基礎(chǔ),實(shí)現(xiàn)了數(shù)據(jù)的單向傳輸,也就是把雙向的數(shù)據(jù)線分成2根單向的數(shù)據(jù)線來(lái)傳輸數(shù)據(jù)。而外圍綜合模塊則把2根單向的的數(shù)據(jù)線綜合成一根雙向的數(shù)據(jù)線SDA,實(shí)現(xiàn)了接口的串并轉(zhuǎn)換功能。

3.5VHDL的實(shí)現(xiàn)與仿真

?  硬件描述語(yǔ)言VHDL(Very-high Speed IC Hard-ware Description Language)是一種用于電路設(shè)計(jì)的高層次描述語(yǔ)言,具有行為級(jí)、寄存器傳輸級(jí)和門(mén)級(jí)等多層次描述,并具有簡(jiǎn)單、易讀、易修改和與工藝無(wú)關(guān)等優(yōu)點(diǎn)。本設(shè)計(jì)采用MAX+plus Ⅱ 9.5 作為綜合工具,對(duì)設(shè)計(jì)的VHDL程序進(jìn)行調(diào)試和波形仿真。

?  在調(diào)試中,MAX+plus Ⅱ生成所需要的I?2C接口模塊,如圖7所示,表示了整個(gè)接口的外部結(jié)構(gòu)。

????

?

    其中各個(gè)管腳的意義如下:
?

?  在仿真中,選擇EPF10K10LC84-3 作為下載芯片來(lái)實(shí)現(xiàn)模擬仿真。當(dāng)向存儲(chǔ)器寫(xiě)數(shù)據(jù)時(shí),串行時(shí)鐘線和數(shù)據(jù)線得到圖8所示的仿真波形。

?  當(dāng)從芯片中讀數(shù)據(jù)時(shí),串行數(shù)據(jù)線和時(shí)鐘線上得到的仿真波形如圖9。

4結(jié)論

?  以上介紹了基于I?2C總線協(xié)議的AT24系列存儲(chǔ)

 

 

器數(shù)據(jù)串并轉(zhuǎn)換接口的VHDL設(shè)計(jì),該接口是針對(duì)8位微處理器而設(shè)計(jì)的?;贔PGA技術(shù)的基礎(chǔ)上,把軟件仿真、編譯成功的程序,經(jīng)JTAG電纜下載到以上指定的芯片上,用89C51與設(shè)計(jì)的接口進(jìn)行數(shù)據(jù)通信,通過(guò)硬件驗(yàn)證,能實(shí)現(xiàn)它應(yīng)具備的功能,可在通信系統(tǒng)中得到運(yùn)用。

參考文獻(xiàn)?

1于宏軍,趙冬梅.智能(IC)卡技術(shù)全書(shū).北京:電子工業(yè)出版社,1996
2何立明.I2C總線應(yīng)用系統(tǒng)設(shè)計(jì).北京:北京航空航天大學(xué)出版社,1995
3王志華,鄧仰東.數(shù)字集成系統(tǒng)的結(jié)構(gòu)化設(shè)計(jì)與高層次綜合.北京:清華大學(xué)出版社,2000

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專(zhuān)欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車(chē)的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國(guó)汽車(chē)技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車(chē)工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車(chē)。 SODA V工具的開(kāi)發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車(chē) 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來(lái)越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來(lái)越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開(kāi)幕式在貴陽(yáng)舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱(chēng),數(shù)字世界的話語(yǔ)權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營(yíng)業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤(rùn)率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長(zhǎng) 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營(yíng)商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國(guó)電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長(zhǎng)三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱(chēng)"軟通動(dòng)力")與長(zhǎng)三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉